«Телесистемы»:
Конференция «Языки описания аппаратуры (VHDL и др.)»
Страницы:
Текущая
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
[an error occurred while processing this directive]
Новое сообщение
Регистрация
Телеконференции
——> Выберите конференцию
Микроконтроллеры <31.12.2022 22:42>
Программируемые логические схемы <03.01.2017 20:54>
Языки описания аппаратуры (VHDL и др.) <23.12.2018 20:16>
Цифровые сигнальные процессоры (DSP) <16.06.2022 18:59>
Аналоговая схемотехника <16.06.2022 18:58>
Голосования <08.12.2022 22:35>
функция random в verilog'e
—
vetall
(16.06.2005 14:43
82.179.191.126
, 132 байт)
your_signal = $random (seed); (+)
—
id_gene
(16.06.2005 16:08
193.232.173.111
, 186 байт)
библиотека не нужна; с некоторого времени (вроде 2001) функция стандартизинована и должна "воспроизводиться" везде одинаково (не проверял)
—
id_gene
(16.06.2005 19:55
193.232.173.111
,
пустое
)
Поскольку ПЛИСовая конфа лежит, спрошу здесь: посоветуйте генератор на 200 МГц. (+)
—
dxp
(16.06.2005 09:23
194.226.180.10
, 643 байт)
Ответ:
—
SAZH
(16.06.2005 10:24
212.113.112.201
, 889 байт)
Хм, идея здравая. А на 200 МГц есть и у Geyer, и у Jauch. Вопрос только в доставабельности.
—
dxp
(16.06.2005 10:50
194.226.180.10
,
пустое
)
Знатоки Verilog подскажите!
—
cdg
(15.06.2005 15:08
80.68.3.242
, 146 байт)
Можно сделать так (+)
—
Builder
(15.06.2005 15:33
81.25.47.235
, 152 байт)
Дак тотож и оно, что при синтезе игнорируются, а хочется чтоб синтез прекращался с соответствующим меседжем.
—
cdg
(15.06.2005 15:57
80.68.3.242
,
пустое
)
Учитывая что я сначала в ActiveHDL гоняю - у меня ещё до синтеза всё проверяется, в принципе выход.
—
Builder
(15.06.2005 17:03
81.25.47.235
,
пустое
)
Можно и так
—
cdg
(15.06.2005 17:58
80.68.3.242
,
пустое
)
тут чтото скриптовое надоть, тока как не понятно
—
cdg
(15.06.2005 15:58
80.68.3.242
,
пустое
)
Кстати... Я ещё не добрался, но хочу глянуть на COG
—
ReAl
(21.06.2005 12:15
62.244.22.94
,
пустое
,
ссылка
)
СРОЧНО нужна помощь!!!
—
Valuha
(15.06.2005 09:28
83.219.7.170
, 175 байт)
Почему не верилог?
—
druzhin
(15.06.2005 12:45
80.92.98.198
,
пустое
)
А что, Верилог лучше ВХДЛ?
—
ks
(15.06.2005 13:04
194.190.184.254
,
пустое
)
Хмм и у того и у другого есть "приятные" возможности и "неприятные" особености
—
des00
(15.06.2005 13:41
80.89.147.5
,
пустое
)
Верилог 2001 намного лучше.
—
druzhin
(15.06.2005 20:18
80.92.98.198
,
пустое
)
Хмм трудно не согласиться, но есть в ВХДЛ некоторые прелести(+)
—
des00
(16.06.2005 07:58
80.89.147.5
, 157 байт)
процедуры и функции есть и в Verilog
—
cdg
(16.06.2005 10:11
80.68.3.242
,
пустое
)
хмм, да точно :) как то из головы вылетело :)
—
des00
(16.06.2005 10:26
80.89.147.5
,
пустое
)
А почему у вас так много разных типов?
—
andrew_b
(16.06.2005 09:27
80.82.63.185
,
пустое
)
почему много ? (+)
—
des00
(16.06.2005 09:56
80.89.147.5
, 670 байт)
Ответ (+)
—
andrew_b
(16.06.2005 10:38
80.82.63.185
, 578 байт)
Да не будем начинать холивар, насчет константы а если в нее 21 или 22 бита ?(+)
—
des00
(16.06.2005 10:47
80.89.147.5
, 240 байт)
Итого: в ВХДЛ столько много гемороя и ненужного говна, что вся эта срань перевешивает все незначительные ВХДЛ-ные плюсы. Привет ВХДЛ-щикам!
—
druzhin
(16.06.2005 18:54
80.92.98.198
,
пустое
)
а потому что сессия (-)
—
dachny
(15.06.2005 12:59
80.242.79.250
,
пустое
)
Что под руку попалось
—
cdg
(15.06.2005 10:02
80.68.3.242
,
пустое
,
ссылка
)
+
—
cdg
(15.06.2005 10:03
80.68.3.242
,
пустое
,
ссылка
)
Помогите советом. Начинаю осваивать ПЛИС Xilinx (Virtex-II), какие САПР есть, с какой начать? (+)
—
ks
(15.06.2005 00:25
82.208.72.7
, 287 байт)
Есть ли где описание сложившейся ситуации относительно САПР Xilinx?
—
ks
(15.06.2005 13:01
194.190.184.254
,
пустое
)
хммм xilinx.com уже не "рулит" ?
—
des00
(15.06.2005 13:21
80.89.147.5
,
пустое
)
или Modelsim+ISE
—
zlyh
(15.06.2005 08:42
80.82.61.29
,
пустое
)
А одного ISE недостаточно?
—
ks
(15.06.2005 12:53
194.190.184.254
,
пустое
)
Ответ:
—
zlyh
(15.06.2005 13:47
80.82.61.29
, 331 байт)
Где про эти вещчи почитать можно?
—
ks
(15.06.2005 13:56
194.190.184.254
,
пустое
)
Про какие? Документация на САПР всегда к ней прилагается.
—
zlyh
(15.06.2005 18:14
80.82.61.29
,
пустое
)
Про Моделсим, Алдек, Синплифай, Леонардо и т.д. Что есть и для чего вообще это? (+)
—
ks
(16.06.2005 15:39
194.190.184.254
, 296 байт)
Что есть что я сказал выше. А "на русском"... это не в этой отрасли.
—
zlyh
(16.06.2005 16:52
80.82.61.29
,
пустое
)
Ну это резковато... Бывают чудные обзорчики...
—
ks
(16.06.2005 18:05
194.190.184.254
,
пустое
)
Встроенный в ИСЕ синтезатор XST намного глупее Synplify. Сразу ставь Синплифи. Могу выслать кряк.
—
druzhin
(16.06.2005 12:50
80.92.98.198
,
пустое
)
Согласен. Это у меня некоторые заморочки с легальностью.
—
zlyh
(16.06.2005 14:33
80.82.61.29
,
пустое
)
Достаточно, для разрабоки вслепую. посмотреть сигнал там нечем
—
des00
(15.06.2005 13:41
80.89.147.5
,
пустое
)
AldecHDL6.3SP2 + Symplify8.1 + ISE7.1 SP2
—
des00
(15.06.2005 08:09
80.89.147.5
,
пустое
)
Отличный совет! Не отступать от этого перечня!
—
druzhin
(15.06.2005 12:47
80.92.98.198
,
пустое
)
На какой сраной помойке вы откопали F4.2?
—
druzhin
(15.06.2005 12:48
80.92.98.198
,
пустое
)
Что давали, то и взял.
—
ks
(15.06.2005 12:54
194.190.184.254
,
пустое
)
неладное с with
—
DmitryDP
(14.06.2005 22:15
213.179.252.178
, 3726 байт)
В procedure hex_to_seg использовано concurrent statement. Там надо ставить sequential: case (в процессе).
—
zlyh
(15.06.2005 08:50
80.82.61.29
,
пустое
)
Как писать на VHDL?????????
—
Valuha
(10.06.2005 06:16
83.219.7.170
, 155 байт)
Ответ:
—
des00
(10.06.2005 08:11
80.89.147.5
,
пустое
,
ссылка
)
Квадратурный декодер
—
VaLUX
(06.06.2005 13:05
217.118.64.1
, 480 байт)
посмотрите здесь
—
Builder
(06.06.2005 19:25
81.25.36.248
,
пустое
,
ссылка
,
картинка
)
Ответ:
—
VaLUX
(07.06.2005 04:08
217.118.64.1
, 271 байт,
картинка
)
Ответ:
—
Builder
(07.06.2005 13:42
81.25.36.248
, 2206 байт)
Вот фильтрики лучше не ставить.
—
Oldring
(07.06.2005 14:54
62.213.72.103
, 175 байт)
Согласен, и без них будет работать. Посчитает +1 -1 и всё.
—
Builder
(07.06.2005 15:00
81.25.36.248
,
пустое
)
Да, ещё забыл (+)
—
Builder
(07.06.2005 13:56
81.25.36.248
, 276 байт)
А защелкивание, разумеется, должно быть синхронизировано с внутренним клоком, иначе все опять становится асинхронным.
—
Oldring
(07.06.2005 16:26
62.213.72.103
,
пустое
)
Само собой :)
—
Builder
(07.06.2005 19:05
81.25.36.248
,
пустое
)
Опять, наверное, асинхронная схема? ;-)
—
Oldring
(06.06.2005 17:44
62.213.72.103
, 513 байт)
Ответ:
—
VaLUX
(07.06.2005 12:00
217.118.64.1
, 445 байт)
Ответ:
—
SAZH
(07.06.2005 13:30
212.113.112.201
, 706 байт)
Читать нужно ответ Builder.
—
Oldring
(07.06.2005 12:37
62.213.72.103
, 600 байт)
Ответ:
—
SAZH
(06.06.2005 13:12
212.113.112.201
, 143 байт)
Ответ:
—
VaLUX
(06.06.2005 13:27
217.118.64.1
, 265 байт)
Ответ:
—
SAZH
(06.06.2005 14:57
212.113.112.201
, 231 байт)
Kak mojno oboiti time limit v QuartusII dlya licenced IP CORES
—
quater
(05.06.2005 10:41
212.143.234.157
,
пустое
)
Чего-то у меня конфа по ПЛИСам отвалилась, посему постю сюда. Подскажите, пожалуйста, на какую землю – цифровую или аналоговую, надо сажать неиспользуемые выводы PLL...
—
asd555
(03.06.2005 16:08
83.237.104.139
, 364 байт)
Лучше неиспользуемые пины объявлять как выводы, и делать рядом с ними контактную площадку.
—
Артем
(18.06.2005 06:49
221.146.44.61
,
пустое
)
Помогите с текстом AHDL на двунаправленную шину
—
garris
(02.06.2005 21:22
195.98.64.250
, 172 байт)
Ответ: (+)
—
SM
(02.06.2005 22:09
213.141.159.26
, 255 байт)
Ответ: Спасибо!!!
—
garris
(03.06.2005 21:02
195.98.64.250
,
пустое
)
А без generate это можно сделать?
—
dxp
(03.06.2005 11:24
194.226.180.10
,
пустое
)
Легко (+)
—
SM
(03.06.2005 12:39
213.234.205.77
, 386 байт)
Все же никак без дополнительных сущностей. :) (+)
—
dxp
(03.06.2005 13:05
194.226.180.10
, 339 байт)
А не ввели потому, что (+)
—
SM
(03.06.2005 13:12
213.234.205.80
, 677 байт)
Хм, (+)
—
dxp
(03.06.2005 13:46
194.226.180.10
, 862 байт)
Ответ: (+)
—
Fat Robot
(03.06.2005 15:26
213.234.205.33
, 57 байт)
И?
—
dxp
(03.06.2005 15:46
194.226.180.10
,
пустое
)
А попробуйте написать что-либо такое, что при синтезе с Verilog будет быстрее работать чем, при использовании AHDL.
—
Victor®
(03.06.2005 15:03
212.67.84.229
,
пустое
)
Конечно каждый язык хорош для своих задач (и схемный ввод никто еще не отменял), имхо AHDL отомрет как отмер ABEL у Xilinx(+)
—
cdg
(03.06.2005 18:05
80.68.3.242
, 894 байт)
Ответ: (+)
—
SM
(03.06.2005 19:49
213.141.159.26
, 379 байт)
здается мне что во второй задаче несколько тяжковато с generate будет
—
cdg
(15.06.2005 12:08
80.68.3.242
,
пустое
)
да generate рулит :)
—
cdg
(06.06.2005 12:36
80.68.3.242
,
пустое
)
В Xilinx ISE еще входит такая программа - FPGA Editor. В ней можно вообще вручную разводить.
—
Oldring
(03.06.2005 16:28
62.213.72.103
,
пустое
)
В квартусе тоже есть. И что?
—
SM
(03.06.2005 19:50
213.141.159.26
,
пустое
)
Тот же аргумент. Заведомо, вручную можно развести не менее эффективно, чем на AHDL. И что из этого?
—
Oldring
(06.06.2005 12:16
62.213.72.103
,
пустое
)
А причем тут язык? (+)
—
dxp
(03.06.2005 16:00
194.226.180.10
, 990 байт)
Ну опять то-же самое по десятому разу? (+)
—
SM
(03.06.2005 13:57
213.234.205.80
, 1006 байт)
Будем надеятся, что в следующей редакции верилога assign будет поддерживать блоки begin-end. А так-же if-else и case будут разрешены в блоках assign. Тогда, возможно, уважаемый SM слезет с любимого AHDL и будет писать как положено - на верилоге.
—
druzhin
(03.06.2005 15:59
80.92.98.198
,
пустое
)
А для чего положено на верилоге писать (ASIC), я и так на нем пишу.
—
SM
(03.06.2005 19:43
213.141.159.26
,
пустое
)
А процессор свой, R-100, разве не на AHDL описывали?
—
dxp
(06.06.2005 09:15
194.226.180.10
, 151 байт)
R100 на AHDL. А свежий релиз сейчас на верилоге делаю.
—
SM
(06.06.2005 19:28
213.141.159.26
,
пустое
)
Нет, конечно. Это же АСИК. Я угадал?
—
druzhin
(06.06.2005 14:50
80.92.98.198
,
пустое
)
Вообще-то в AHDL 1 (0) не всегда VCC (GND)!
—
Victor®
(03.06.2005 13:11
212.67.84.229
,
пустое
)
Кто-нибудь может подсказать как в файле .tdf ввести число в хексе?
—
Iwan
(02.06.2005 12:09
213.170.83.157
, 178 байт)
H"1A" - hex, B"00101" - bin, D"123" - decimal, O"1257" - octal
—
cdg
(02.06.2005 12:38
80.68.3.242
,
пустое
)
Огромное спасибо! Работает!
—
Iwan
(02.06.2005 14:35
213.170.83.157
,
пустое
)
2-проводный интерфейса обмена инфой с питанием по этим же проводам ведомых шины (100 шт. по 5 мА каждый)
—
Harry Lukoch
(02.06.2005 11:50
194.158.201.68
, 441 байт)
Lonworks, хоть и не люблю я энту контору..
—
bbg
(08.06.2005 12:43
80.78.98.34
,
пустое
)
По подробнее нелзя: "закольцовывание линии и изоляцию короткозамкнутых участков линии." и требуемая секорость передачи ?
—
misyachniy
(02.06.2005 12:04
213.186.211.119
,
пустое
)
Ответ: Подробнее2
—
Harry Lukoch
(02.06.2005 18:36
194.158.201.90
, 26 байт)
Представьте себе подключение к двум кольцам и вы увидите, что от точки присоединения уходит не 2 провода а четыре. Вывод: такая задача не имеет решения.
—
misyachniy
(03.06.2005 10:56
213.186.211.119
,
пустое
)
Почему?! Не согласен...
—
Harry Lukoch
(03.06.2005 12:57
194.158.201.169
, 143 байт)
Пошёл по ихним же ссылкам... LonWorks, EIB, IEEE 1473-L, ANSI/EIA 709.1 . Наверно есть и ГОСТ на это дело.
—
zlyh
(03.06.2005 15:39
80.82.61.29
,
пустое
)
Спасибо! Но может быть есть ссылки поконкретнее?
—
Harry Lukoch
(03.06.2005 17:58
194.158.201.74
,
пустое
)
Кто получит большие деньги за этот проект?
—
zlyh
(03.06.2005 18:51
80.82.61.29
,
пустое
)
О больших деньгах речи пока нет. Работаю за зарплату инженера.
—
Harry Lukoch
(03.06.2005 20:13
194.158.201.74
,
пустое
)
Ответ: Забыл. Скорость - 2,4 КБод
—
Harry Lukoch
(02.06.2005 18:38
194.158.201.90
,
пустое
)
Ответ: Подробнее
—
Harry Lukoch
(02.06.2005 18:34
194.158.201.90
, 512 байт)
Конструкция из AHDL "dac_buses[5..0][7..0] : output;" - на Verilog не возможна? Пробывал "output [7..0] dac_buses [5..0]" - не понимает. В Verilog многомерные шины возможны только внутри модуля? (reg [7..0] dac_buses [5..0] - это не вызывает вопросов)
—
MikeM
(02.06.2005 11:10
212.113.112.201
,
пустое
)
Делайте широченную выходную шину
—
Fat Robot
(02.06.2005 11:48
213.234.205.78
, 210 байт)
Ясно. Спасибо
—
MikeM
(02.06.2005 12:03
212.113.112.201
,
пустое
)
как быстро закоментировать большой кусок в VHDL-файле. Квартус 4.1. Или только -- на каждой строке?
—
tivocr
(01.06.2005 17:28
195.5.12.10
,
пустое
)
юзайте прагмы (+)
—
Doka
(03.06.2005 19:13
193.192.155.22
, 101 байт)
Пользуй Альдек, и квартус с него смогешь прогрузить
—
des00
(02.06.2005 07:45
80.89.147.5
,
пустое
)
Лучше использовать внешний редактор. Например: CONTEXT (блочный коммент, + еще куча полезностей)
—
Victor®
(01.06.2005 19:35
212.67.84.229
,
пустое
)
Я к Контексту сбацал хороший Highlighter для верилога. Гораздо лучшее родного. Кому намылить?
—
druzhin
(02.06.2005 15:37
80.92.98.198
,
пустое
)
Мне, если можно... Спасибо :)
—
Гяук
(15.06.2005 12:08
80.250.181.17
, 25 байт)
А как же "locate in chip editor"?
—
tivocr
(01.06.2005 21:06
195.5.12.10
,
пустое
)
Последовательный Сдвиговый регистр преобразующий последовательный сигнал
—
evgenulya
(01.06.2005 15:23
193.201.211.167
, 138 байт)
Ответ: Мда дерево тупило :). Поняв суть своего вопроса я понял, что мне нужно в первый класс. Всё сам во всём разобрался :)
—
evgenulya
(01.06.2005 16:35
193.201.211.167
,
пустое
)
Как узнать объем свободного места в FIFO, если(+)
—
tivocr
(26.05.2005 16:27
195.5.12.10
, 564 байт)
Принципиальным является разделения понятий
—
dsmv
(27.05.2005 15:21
80.253.9.6
, 663 байт)
Посмотрите описание и имплементацию LPM_FIFO_DC. Там все это реализовано именно для двух разных клоков.
—
SM
(27.05.2005 09:34
213.141.159.26
,
пустое
)
Ответ:
—
SAZH
(27.05.2005 10:31
212.113.112.201
, 346 байт)
Ответ: (+)
—
SM
(27.05.2005 11:20
213.234.205.74
, 842 байт)
Ответ:
—
SAZH
(27.05.2005 12:11
212.113.112.201
, 618 байт)
Ответ: (+)
—
SM
(27.05.2005 12:31
213.234.205.77
, 1057 байт)
Теперь понял. Спасибо!
—
SAZH
(27.05.2005 13:36
212.113.112.201
,
пустое
)
Если это кваркусовская мегафункция, то у нее есть выход, на котором как раз свободное место указывается.
—
Артем
(27.05.2005 04:04
221.146.44.61
,
пустое
)
Наверное придется юзать ее. Хотелось быстро переставлять указатели на заданные позиции. Видно не судьба. :)
—
tivocr
(27.05.2005 10:40
195.5.12.10
,
пустое
)
Зачем ?? завести переменную, которая отображает состояние памяти и грамотно обработать смену ее состояний .
—
des00
(26.05.2005 17:03
80.89.147.5
,
пустое
)
переменная - это набор триггеров. этот набор будет изменяться по фронтам обоих клоков. когда он истинный?
—
tivocr
(26.05.2005 17:21
195.5.12.10
,
пустое
)
Ответ: иногда делают так (+)
—
S1nfuL
(27.05.2005 11:15
85.140.31.136
, 314 байт)
еще ссылка (+)
—
id_gene
(26.05.2005 20:50
193.232.173.111
, 244 байт)
Ну делают же асинхронные фифо :))) просто нужно корректно обработать сигналы
—
des00
(26.05.2005 17:31
80.89.147.5
,
пустое
,
ссылка
)
Для этого достаточно правильно его описать на языке или надо дополнительно прописывать имплементацию в кристале? За ссылку спасибо.
—
tivocr
(26.05.2005 17:39
195.5.12.10
,
пустое
)
ИМХО нужно стремиться правильно писать, что бы потом меньше с кристалом ковыряться :))
—
des00
(26.05.2005 17:42
80.89.147.5
,
пустое
)
ДЕЛЕНИЕ ДВУХ ПЕРЕМЕННЫХ на VHDL (например std_logic_vector)
—
Geremy
(26.05.2005 05:18
217.74.161.201
, 140 байт)
Ответ:
—
cdg
(26.05.2005 11:27
80.68.3.242
, 4026 байт)
Ответ: большое спасибо
—
Geremy
(10.06.2005 04:25
217.74.161.201
,
пустое
)
Сумматор по модулю два на AlteraHDL ?
—
evgenchik
(25.05.2005 23:50
193.201.211.167
, 74 байт)
Вам туда http://www.sm.bmstu.ru/sm5/n4/oba/gl3.html
—
cdg
(26.05.2005 11:22
80.68.3.242
,
пустое
,
ссылка
)
Ответ: Спасибо
—
evgenulya
(01.06.2005 15:16
193.201.211.167
,
пустое
)
Это двоичный счетчик?
—
Артем
(26.05.2005 05:28
221.146.44.61
,
пустое
)
Извиняюсь, протормозил,
—
Артем
(26.05.2005 06:18
221.146.44.61
, 123 байт)
Как сделать К155ИЕ7?
—
Artem
(25.05.2005 16:22
211.50.170.232
, 769 байт)
Надо спереть маленький полуповодниковый заводик в Зеленограде в домашних условиях никак
—
dachny
(30.05.2005 10:43
80.242.79.250
,
пустое
)
А вообщето в папке ...\quartus50\libraries\others\maxplus2 есть файлики 74193.bdf 74193.bsf 74193.inc они вам всяко помогут (-)
—
dachny
(30.05.2005 10:48
80.242.79.250
,
пустое
)
Чем помогут?
—
Артем
(31.05.2005 04:07
221.146.44.61
,
пустое
)
74193 (Made in zagranitsa) == 155ИЕ7(Сделано в СССР) (-)
—
dachny
(31.05.2005 10:00
80.242.79.250
,
пустое
)
А чем АСИНХРОННАЯ загрузка данных в счетчик по стробу не устраивает?
—
Victor®
(26.05.2005 18:41
212.67.84.229
,
пустое
)
Не помню точно, но "в лоб" кваркус ругался. (у меня этот счетчик на шине данных висит)
—
Артем
(27.05.2005 03:59
221.146.44.61
,
пустое
)
(+)
—
druzhin
(25.05.2005 20:34
80.92.98.198
, 709 байт)
Был глюк. Так (+)
—
druzhin
(25.05.2005 20:37
80.92.98.198
, 452 байт)
Хм... (+)
—
Oldring
(31.05.2005 01:13
83.237.132.113
, 1250 байт)
Вариант SAZH не подходит в данном (моем) случае.
—
Артем
(31.05.2005 04:07
221.146.44.61
,
пустое
)
Дело в принципе.
—
Oldring
(31.05.2005 14:12
62.213.72.103
,
пустое
)
Согласен. Эта асинхронщина была сбацана на скорую руку "как есть".
—
druzhin
(31.05.2005 14:39
80.92.98.198
,
пустое
)
Ответ:
—
SAZH
(31.05.2005 09:31
212.113.112.201
, 562 байт)
Это просто замечательно работает, если в системме только один клок. А вот если клоков больше просто физически....
—
Артем
(01.06.2005 08:14
221.146.44.61
,
пустое
)
Ответ:
—
SAZH
(01.06.2005 11:02
212.113.112.201
, 2696 байт)
Процессор - ARM, Шина 60 мегагерц. В ПЛИСЕ свой клок - частота 100 мегагерц. (В DRAM меньше чем 100 сделать нельзя, сам ARM DRAM не поддерживает)
—
Артем
(01.06.2005 11:29
221.146.44.61
, 311 байт)
Да все можно аккуратно сопрячь, если постараться. (+)
—
Oldring
(01.06.2005 14:53
62.213.72.103
, 1168 байт)
Век живи - век учись. Спасибо. До 2 триггеров не допер. :)
—
Артем
(26.05.2005 03:33
221.146.44.61
,
пустое
)
Эта конструкция из двух триггеров в последних двух строках офигенно полезная вещь, простейший асинхронный автомат. Я её много где применяю.
—
druzhin
(26.05.2005 10:23
80.92.98.198
,
пустое
)
Я ее немного не так сделал.
—
Артем
(26.05.2005 10:47
221.146.44.61
, 368 байт)
Ответ:
—
SAZH
(25.05.2005 19:00
212.113.112.201
, 849 байт)
Стою на асфальте я в лыжи обутый...(крах инженера tivocr'a)
—
tivocr
(24.05.2005 19:33
195.5.12.10
, 807 байт)
Про такую ошибку в курсе?
—
Tiro
(29.05.2005 16:28
212.46.202.59
,
пустое
,
ссылка
)
Приколы продолжаются. Или заканчиваются?
—
tivocr
(26.05.2005 09:26
195.5.12.10
, 586 байт)
Ответ:
—
SAZH
(25.05.2005 10:46
212.113.112.201
, 519 байт)
Мертвому припарку? Хотелось бы понять ПОЧЕМУ, а не лепить что-то поверх глюка!
—
tivocr
(25.05.2005 16:11
195.5.12.10
,
пустое
)
"...<=2;" работать должно. А вот если wr_FIRST_BYTE_st есть сигнал, а не константа, то будет не правильно.
—
zlyh
(25.05.2005 09:16
80.82.61.29
,
пустое
)
Я сам знаю, что должно. Не работает. А wr_FIRST_BYTE_st - константа (состояние автомата). Кто не верит - могу прислать проект с диаграммами.
—
tivocr
(25.05.2005 16:06
195.5.12.10
,
пустое
)
А какой тип у wr_ptr и fb_pos? И какой библиотекой пользуетесь?
—
zlyh
(26.05.2005 10:11
80.82.61.29
,
пустое
)
Ответ: (+)
—
tivocr
(26.05.2005 11:22
195.5.12.10
, 272 байт)
Ответ:
—
SAZH
(25.05.2005 11:37
212.113.112.201
, 194 байт)
Работает что? Это пост в правильную ветку? Или я чего не понял?
—
tivocr
(25.05.2005 16:18
195.5.12.10
,
пустое
)
Ответ:
—
SAZH
(25.05.2005 11:36
212.113.112.201
, 194 байт)
Ответ:
—
SAZH
(24.05.2005 21:27
217.15.19.150
, 331 байт)
Есть у него ALOAD. Тагет девайс - Циклон. Откройте в чип-эдиторе(или см. даташит)
—
tivocr
(25.05.2005 16:04
195.5.12.10
,
пустое
)
Ответ:
—
SAZH
(25.05.2005 18:43
212.113.112.201
, 190 байт)
Временная симуляция в Aldec-HDL(+)
—
ux
(23.05.2005 17:24
81.19.129.250
, 264 байт)
Ответ: Попробуйте закомментировать в тестбенче вызов конфигурации(внизу тестбенча).
—
Mad Makc
(24.05.2005 11:05
62.205.175.210
, 13 байт)
!!!Quartus-нужна помощь!
—
DayJumper
(21.05.2005 09:00
83.237.47.110
, 107 байт)
На Web-edition - нигде.
—
SM
(23.05.2005 21:33
213.141.159.26
,
пустое
)
Есть небольшая ( на пару часов ) оплачиваемая работа в Москве для специалиста работающего с ACTEL / Libero . Почта внутри.
—
flti
(18.05.2005 19:23
82.138.38.58
,
пустое
)
Aldec HDL 6.2 не ставится
—
GroundCtrl
(18.05.2005 12:13
194.67.27.162
, 316 байт)
После прекращения установки надо (+)
—
druzhin
(18.05.2005 12:25
80.92.98.198
, 101 байт)
А в чём причина такого поведения установщика?
—
GroundCtrl
(18.05.2005 14:49
194.67.27.162
,
пустое
)
Обычные глюки. Я ставил разный инженерный софт на много разных компов - ещё не такое бывало. Иногда вручную приходится рихтовать реестр, чтобы упрямая софтина видела пути к своим либам лицензиям итд.
—
druzhin
(18.05.2005 16:31
80.92.98.198
,
пустое
)
mk51 + vhdl
—
lipass
(18.05.2005 09:05
82.138.9.8
, 102 байт)
см. ссылку
—
IgorK
(20.05.2005 00:52
83.149.0.114
,
пустое
,
ссылка
)
NIOS занимает около 1000 lcell и конфигурируется мышкой.
—
Artem
(19.05.2005 14:50
211.50.170.232
,
пустое
)
IMHO, не сОит этого делать. Есть же более заточенные под FPGA ядра.
—
A_S_N
(18.05.2005 12:29
193.194.153.251
,
пустое
)
Смотри на opencores.org
—
druzhin
(18.05.2005 10:25
80.92.98.198
,
пустое
)
Как зарегистрировать MAX+plus II baseline 10.2 ? или кряк
—
Magot
(17.05.2005 22:01
82.137.165.252
,
пустое
)
Поищите efalicgen_b0.3.zip
—
cdg
(18.05.2005 11:13
80.68.0.12
,
пустое
)
Заполнить форму для отправки сообщения
|||
Телеконференции
|||
Главная страница
|||
Конференция без кадра
|||
Архив без кадра