[an error occurred while processing this directive]
«Телесистемы»:
Конференция «Языки описания аппаратуры (VHDL и др.)»
[an error occurred while processing this directive] [an error occurred while processing this directive]
Страницы:
Текущая
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
Новое сообщение
Регистрация
Телеконференции
——> Выберите конференцию
Микроконтроллеры <22.09.2023 13:56>
Программируемые логические схемы <03.01.2017 20:54>
Языки описания аппаратуры (VHDL и др.) <23.12.2018 20:16>
Цифровые сигнальные процессоры (DSP) <31.08.2023 09:00>
Аналоговая схемотехника <16.06.2022 18:58>
Голосования <08.12.2022 22:35>
Где взять крек к Modelsim 5.5e? Замучался уже.
—
los
(16.07.2002 17:28,
пустое
)
Можно ли где нибудь получить VHDL behavioral model для USB контроллера? (-)
—
Zyze
(15.07.2002 12:07,
пустое
)
Неужели никто USB незанимается?
—
Zyze
(15.07.2002 17:09,
пустое
)
Занимается. Кинул на мыло что-то.
—
Slavko
(16.07.2002 13:33,
пустое
)
Я тоже интересуюсь USB. Особенно качественным тестбенчем....
—
IAE
(15.11.2002 19:08,
пустое
)
Загрузка ПЛИС через PCI
—
Recipe
(15.07.2002 06:46, 86 байт)
А что конкретно интересует? (+)
—
DM
(25.07.2002 09:29, 194 байт)
Ответ: Обратите внимание на продукцию фирмы Nallatech.
—
Serge
(15.07.2002 09:12,
пустое
,
ссылка
)
Языки описания аппаратуры (VHDL и др.)
—
Recipe
(15.07.2002 06:42, 43 байт)
www.xilinx.com or ftp.xilinx.com
—
Andrew Buckin
(15.07.2002 17:50,
пустое
)
Делитель с целым переменным коэфф. деления на Verilog-е (тут кто-то спрашивал)
—
Dimonira
(11.07.2002 20:19, 1534 байт)
Есть у кого-нибудь Xilinx SelectMap Interface for Spartan 2 на VHDL
—
kirgizz
(11.07.2002 16:43, 141 байт)
Как в VDHL преобразовать тип STD_LOGIC_VECTOR в тип INTEGER, нужно для накопительного сумматора
—
svh
(11.07.2002 12:46,
пустое
)
Ответ:
—
Andrew Buckin
(16.07.2002 01:12, 348 байт)
Ответ:
—
Andrew Buckin
(16.07.2002 01:06, 221 байт)
Ответ: Спасибо, буду пробовать!
—
svh
(12.07.2002 09:15,
пустое
)
Ответ: смотрите в сторону IEEE.std_logic_signed.conv_integer или IEEE.std_logic_unsigned.conv_integer в зависимоти от арифметики (знаковая/беззнаковая)
—
andrew_b
(11.07.2002 14:26,
пустое
)
Ответ: простенький аккомулятор
—
-=Sergei=-
(11.07.2002 13:34, 1184 байт)
Помогите получить лицензию или крэк на Leonardo Altera уровень 3
—
макс87
(11.07.2002 00:55, 136 байт)
Есть ли отимальный алгоритм возведения числа в квадрат? Вроде обычный умножитель слишком жирно.
—
Al
(10.07.2002 15:58,
пустое
)
Ответ: А что жирного-то в умножении для получения квадрата?
—
Oldring
(10.07.2002 17:25,
пустое
)
Ответ:
—
Al
(10.07.2002 19:42, 68 байт)
Ну если не очень большая разрядность, можно таблично.
—
-=Sergei=-
(10.07.2002 16:35, 151 байт)
В смысле в "2-4" очепятка....:)
—
-=Sergei=-
(10.07.2002 16:36,
пустое
)
Ответ: Именно восемь и надо так и сделаю. Спасибо.
—
Al
(10.07.2002 19:38,
пустое
)
По вентелям выигрыш если и получиться, то только при применении блочной памяти.
—
-=Sergei=-
(11.07.2002 13:36,
пустое
)
Ответ: Это правильно (хорошо, что проект на Virtex-E).
—
Al
(12.07.2002 10:35,
пустое
)
1-й процесс работает когда s=1;2-й когда s=0;MAX выдает : Signal "msec1" has multiple sources Не могу понять где ошибка.Help me Please..
—
Igorek
(10.07.2002 00:29, 723 байт)
Ответ:
—
Vladimir_vss
(12.07.2002 21:40, 378 байт)
Ответ: ну дык
—
Baton
(10.07.2002 06:02, 270 байт)
Хитрее
—
-=Sergei=-
(10.07.2002 12:21, 292 байт)
ИМНО, это синтезатор не пропустит, два фронта в одном триггере не сделает
—
Pashka
(10.07.2002 19:06,
пустое
)
Подскажите пожалуйста VHDL софт под Xilinks и где его можно взять
—
Вадим
(09.07.2002 15:30,
пустое
)
www.xilinx.com
—
Andrew Buckin
(10.07.2002 00:49,
пустое
)
Подскажите, где можно взять крак MentorGraphicsWG2000.5 иначе Expedition PCB?
—
Тимур
(05.07.2002 22:03, 269 байт)
Ответ: Mentor
—
Someone
(08.07.2002 14:28, 159 байт)
Ответ:
—
Тимур
(08.07.2002 16:52, 35 байт)
Ответ:
—
Someone
(08.07.2002 14:28,
пустое
)
Ответ: А откуда его можно слить ?
—
A?
(08.07.2002 10:09,
пустое
)
Help Кто может поделитесь Nios (очень нужно)
—
Baly
(05.07.2002 20:53,
пустое
)
Отключение лицензии в ActiveHDL 4.1.
—
GroundCtrl
(05.07.2002 12:00, 340 байт)
Подскажите пожалуйста, где найти Synplicity 7.02 или 7.1 c кряком к нему
—
kirgizz
(04.07.2002 12:41, 113 байт)
На сайте www.synplicity.com ... без кряка конечно :)
—
Gunner
(05.07.2002 10:03,
пустое
)
ModelSim для ISE 4.1
—
Alekhin
(04.07.2002 11:44, 135 байт)
na modelsim versiay 5.5e rabotaet bez ogranitscheniy lic file mogno na elektroda.pl na'ti. ili tayni versiu 5.5e XE s Xilinx. lic file oni shlut besplatno.
—
Andrew Buckin
(04.07.2002 13:19,
пустое
)
Ответ:
—
niko
(20.01.2004 01:05,
пустое
)
f/p/g/a a/d/v/a/n/t/a/g/e licen
—
ror
(04.07.2002 00:06, 85 байт)
если можно, и мне, пожалуйста!
—
smartlogic
(05.07.2002 11:31, 1 байт)
Моделирование BJT для OrCad Помогите с инфой
—
Nik70
(03.07.2002 12:09, 126 байт)
Ответ:
—
Safonov
(04.07.2002 15:44, 263 байт)
Ответ: Спасибо это наверное действиьельно проще
—
Nik70
(05.07.2002 10:16, 15 байт)
Организация RESET'а
—
Кн
(03.07.2002 10:07, 167 байт)
Eto smortay tschto komu nado. esli on odin mogno i global primenit'
—
Andrew Buckin
(03.07.2002 12:36,
пустое
)
AHDL5.1 (4 файла пропатченны) - не работает FSM2HDL - требует лицензии. Еще в эмуляторе не работают функции типа (H10L20)20 - не может циклить.У кого иначе ?
—
serg serg
(03.07.2002 09:23,
пустое
)
Ответ:
—
none
(04.03.2003 17:35,
пустое
)
А у Вас web-версия или нет ?
—
Stewart Little
(03.07.2002 13:58, 57 байт)
Ответ: WEB version
—
serg serg
(10.07.2002 10:50,
пустое
)
Poiskat' v konfe slabo.
—
Andrew Buckin
(03.07.2002 15:42,
пустое
)
В конфе нашел всего одну ссылку, да и та не работает :(
—
Stewart Little
(03.07.2002 16:19,
пустое
)
посмотре в fido7.....max2plus
—
Andrew Buckin
(03.07.2002 23:45,
пустое
)
A lic tschto ne chvataet. Zatschem crack bpat'
—
Andrew Buckin
(03.07.2002 12:47,
пустое
)
Помогите запустить MAX PLUS 10.1
—
DmitryG
(03.07.2002 07:37,
пустое
)
Вышлю на E-mail лицензионный файл.
—
svh
(03.07.2002 09:56,
пустое
)
Жду
—
DmitryG
(03.07.2002 23:17, 14 байт)
отправил
—
svh
(04.07.2002 16:54,
пустое
)
Не получил. Пожалуйста, попрбуйте отправить на этот адрес dgoleminov@mtu-net.ru
—
DmitryG
(05.07.2002 07:41,
пустое
)
Ответ: см. E-mail
—
svh
(05.07.2002 22:10,
пустое
)
Спасибо!
—
DmitryG
(06.07.2002 08:57,
пустое
)
Кто нибудь сталкивался с переводом двоичных кодов в двоичный-десятичный? Нужен какой нибудь алгоритм реализуемый на VHDL.А может у кого есть опыт разработки часов?
—
Igorek
(02.07.2002 22:08, 1747 байт)
Ay LPM polzuuy redko. da i u Xilinx ich i net. A dlay Altera esli Count bolshoy 15..20 bit ispolzuuy.
—
Andrew Buckin
(03.07.2002 12:45,
пустое
)
Хочу узнать о ПЛИС (Spartan II), разработки с их применением и методах программирования
—
Vladigor
(02.07.2002 07:19, 342 байт)
Несовсем понял? Вы хотите запрограммировать Spartan 2 через PCI?
—
-=Sergei=-
(02.07.2002 11:49, 91 байт)
Mixed-Mode ASIC Design
—
Andreas
(02.07.2002 01:22, 213 байт)
Ответ:
—
name
(12.07.2002 17:11, 94 байт)
Mne ne wse rawno, 2 peresadki ili 3!
—
Andreas
(18.07.2002 16:05,
пустое
)
Ответ:
—
name
(12.07.2002 17:11, 94 байт)
Hat deutsche Firma keine Fachmänner?
—
Andrew Buckin
(04.07.2002 13:27,
пустое
)
Soll ich Dir jetzt die ganze Wahrheit sagen? Damit davon die ganze Welt erfaehrt? :-))
—
Andreas
(05.07.2002 00:41,
пустое
)
Vielleicht können wir per eMail besprechen. Wenn du Lust hast.
—
Andrew Buckin
(05.07.2002 11:21,
пустое
)
http://asicdesign.ru/
—
Elresearch
(02.07.2002 14:47,
пустое
,
ссылка
)
Ответ:
—
Andreas
(02.07.2002 22:33, 25 байт)
Подскажите, как описать сдвиговый регистр, чтобы компилятор понимал его как "LUT-based". (+)
—
paha
(01.07.2002 15:01, 499 байт)
Еще умные люди посоветовали атрибут в Synplify syn_srlstyle
—
Pashka
(01.07.2002 15:54,
пустое
)
Ответ: На Xilinx'e можно использовать примитивы SRL16 и SRL16_E
—
Pashka
(01.07.2002 15:41,
пустое
)
Или сделать его на блочной памяти.
—
-=Sergei=-
(01.07.2002 17:32,
пустое
)
Подскажите, как описать сдвиговый регистр, чтобы компилятор понимал его как "LUT-based". (+)
—
paha
(01.07.2002 15:00, 499 байт)
Подскажите правелный синтакс в VHDL для KEEP а то надоело в схеме делать. Или дока где ?
—
Andrew Buckin
(01.07.2002 10:14,
пустое
)
Зависит от синтезатора, в доке на Synplify дается такой пример:
—
Pashka
(01.07.2002 11:03, 535 байт)
Ответ: Ты хочешь по тактовой частоте сигналы тактировать или что
—
chaplya
(01.07.2002 12:34,
пустое
)
вот нашол. вдруг кому надо. U1: KEEP port map (O => , I=> ). Это всё для Xilinx.
—
Andrew Buckin
(01.07.2002 22:29,
пустое
)
Ja chotschu tschtob sintezator signal ne optimiziroval. I u Xilinx est' takajy attributa.
—
Andrew Buckin
(01.07.2002 13:21,
пустое
)
Подскажите, где можно взять ModelSimXE и крак к нему?
—
paha
(27.06.2002 14:33,
пустое
)
Ответ: Кряк
-
Здравствуйте
(24.06.2009, 23:26:57
78.106.168.151
, 114 байт)
Sorry! Для 5.6 нашел. А 6-ю версию они еще не выпустили?
—
paha
(28.06.2002 13:36,
пустое
)
Ответ:
—
Wojtek
(15.11.2002 12:26, 52 байт)
Denali 3.00 Memory modeler
—
Кн
(26.06.2002 15:41, 65 байт)
Ответ:
—
eengineer
(26.03.2004 13:02,
пустое
)
Подскажите, в чем лучше симулировать VHDL, так чтобы была возможность waveform ввода входных воздействий? ModelSim поддерживает такую возможность ?
—
A?
(26.06.2002 10:19,
пустое
)
Весь прикол МодельСима в том, что "входная вейвформа" описывается на языке моделирования! В том его сила. Вотличие от МАКС+ и т.д.(-)
—
Alecsandro
(28.06.2002 20:23,
пустое
)
Мужики!!! Помогите запустить Synplify 7.1 ...
—
Gunner
(25.06.2002 15:04, 87 байт)
Ответ: Если не трудно помогите и мне крякнуть Synplify 7.1 . Заранее спасибо.
—
amidas
(26.06.2002 12:03,
пустое
)
Ответ: смотри мыло
—
Gunner
(26.06.2002 14:48,
пустое
)
СПАСИБО!!!! ЗАРАБОТАЛО!!! :)
—
Gunner
(25.06.2002 21:29,
пустое
)
Люди помогите крякнуть Active HDL v.4.1. Есть crack для v.4.2. Где найти???
—
Metz
(24.06.2002 15:07,
пустое
)
Ответ:
—
ram
(20.01.2003 12:08, 14 байт)
Ответ:
—
dgf
(20.01.2003 12:07,
пустое
)
Помогите крякнуть Synplify 7.1 . Заранее спасибо.
—
Gunner
(23.06.2002 22:33,
пустое
)
Andrew, спасибо!!! Разобрался что к чему! :)
—
Gunner
(25.06.2002 21:30,
пустое
)
Не получается запустить Synplify ... ругается на лицензию
—
Gunner
(24.06.2002 18:52,
пустое
)
Если а тебя Sentinel. То его надо снести. И привязаться к карте или винту.
—
Andrew Buckin
(24.06.2002 22:00,
пустое
)
Не совсем понял ... Что за Sentinel?
—
Gunner
(25.06.2002 15:01,
пустое
)
Как лучше описать на Verilog? (+)
—
Gunner
(23.06.2002 19:59, 469 байт)
не совсем понятно
—
yes
(24.06.2002 11:26, 662 байт)
Уточняю (+)
—
Gunner
(24.06.2002 18:49, 284 байт)
Ответ: просто case, casex и casez, а вообще то
—
Gate
(25.06.2002 19:47, 113 байт)
ВНИМАНИЕ открыт сайт Технико-Консультационного центра Ericsson, работает форум www.ericssonmicro.ru
—
admin
(21.06.2002 18:40, 298 байт,
ссылка
)
Подскажите, как можно задать содержимое ROM в VHDL в 16-ом формате
—
paha
(21.06.2002 11:22,
пустое
)
mogno bukvu H"" pered tschislom postavit. No ne vse eto ponimaut. Ili est funktion preobpazovaniy tipa dly constant.
—
Andrew Buckin
(21.06.2002 12:41,
пустое
)
Кто работал с АЦП AD9280, подскажите пожалуйста
—
Masmas
(21.06.2002 10:35, 236 байт)
Ответ:
—
IgorK
(21.06.2002 19:47, 408 байт)
Не могу разобраться как MAX++'у разъяснить о наличии не только одноцикловых (времянных)путей в схеме.
—
Vova75
(21.06.2002 04:38,
пустое
)
"одноцикловых (времянных)путей" это что. что то из эзотеризма. Один цикл во времени. это когда карма усперает пройти полный путь. и не оставить кармических связей с прошлым. По такомуже принципу работает и MAX. Хотя процесов может быть много и протикать они могут не зависемо друг от друга. В одном чипе две кармы.
—
Andrew Buckin
(21.06.2002 18:17,
пустое
)
Tschto ti ponimaesh pod odnociklovay put.
—
Andrew Buckin
(21.06.2002 12:27,
пустое
)
Есть два регистра , выход первого через функцию идет вход второго. МАКС считает что эта ф-я должна успеть за один такт. А я задумал запретить (например)половину клоков через вход ENA, тогда ф-я может думать два клока. Как это объяснить МАКСу и не понятно.
—
Vova75
(24.06.2002 05:03,
пустое
)
A ty na tschom pishesh VHDL or AHDL. Posmotri na slovo .CLK dly registra. I dly vtorogo registra wozmi druguy CLK.
—
Andrew Buckin
(24.06.2002 14:39,
пустое
)
Пишу на verilog'е , комил. симпифи(кстати там в констрайне есть такая фича Multi-Cicle Paths) . Можно получить второй клок делением главного, но возникает варнинг о не совсем точном подсчете врем. путей. А хочется чтоб синхронно и от одного главного клока.
—
Vova75
(25.06.2002 05:06,
пустое
)
Уважаемый Vova75! Что мешает CLK/2 подать на Enable? Не важно, на чем писать. См. примеры в папке Max2work для начала.
—
Victor Yurchenko
(25.06.2002 14:02,
пустое
)
Так и делаю, но неправильно работает "Timing Analyser", и ещё из-за этого подозреваю неоптимальную работу фиттера.
—
Vova75
(26.06.2002 05:09,
пустое
)
Ответ:
—
Victor Yurchenko
(26.06.2002 11:36, 574 байт)
Ответ:
—
Vova75
(27.06.2002 04:30, 515 байт)
Да ничего он не думет. Все расчеты производятся, исходя из временной модели. Все тоже самое можно сделать вручную, а лучше головой.
—
Victor Yurchenko
(27.06.2002 12:14, 640 байт)
Ответ:
—
Vova75
(28.06.2002 05:27, 611 байт)
Исправление: Оба триггера срабатывают на каждый 16-ый такт.
—
Vova75
(28.06.2002 05:35,
пустое
)
нет ли у кого воды про верефикацию (адресок статейка)
—
sa
(19.06.2002 12:53,
пустое
)
аналоговый ключ
—
Andrew Buckin
(18.06.2002 22:47, 387 байт)
ПОМОГИТЕ (++++)
—
Valera_2002
(18.06.2002 16:36, 876 байт)
Ответ: Спасибо . Разобрался (+)
—
Valera_2002
(19.06.2002 13:42, 757 байт)
по-моему не совсем хорошо ставить шаг симулятора==единице времени
—
yes
(19.06.2002 11:46, 77 байт)
Ответ:
—
IgorK
(18.06.2002 22:28, 293 байт)
не совсем согласен
—
yes
(19.06.2002 11:06, 189 байт)
проверил :
—
yes
(19.06.2002 11:44, 96 байт)
Проблема с симуляцией в ModelSIM v.5.5f (+)
—
Valera_2002
(18.06.2002 11:28, 795 байт)
Ответ: Попробуйте поставить вместо '=' знак '<='
—
Pashka
(19.06.2002 10:50, 173 байт)
Ответ: Попробуйте поставить вместо '=' '<='
—
Pashka
(19.06.2002 10:50, 169 байт)
Мотет кто поможит. Хочу Synplify 7.1 утянуть. А в мою сторону не отгружают. Может кто то зарегестрирут на Synplify ещё один ник. И бросит мне прямую ссылку. Буду очень благодарен.
—
Andrew Buckin
(18.06.2002 01:06,
пустое
)
Отправил
—
Victor®
(18.06.2002 09:27,
пустое
)
Большое спасибо.
—
Andrew Buckin
(18.06.2002 20:44,
пустое
)
Кстати, а вашу сторону - это где (если не секрет)?
—
Victor®
(18.06.2002 09:32,
пустое
)
Кряк для ModelSim XE 5.5b очень нужен
—
Andrey
(16.06.2002 12:35,
пустое
)
Я повторяюсь, но уж очень хочется запустить Amplify 3.0.3. Кто-нибудь может помочь c кряком?
—
Pashka
(15.06.2002 16:13,
пустое
)
Xilinx ISE4.2i где утянуть можно. А то я только CD4 смог найти. Остальные 3 пока не нашол.
—
Andrew Buckin
(14.06.2002 15:17,
пустое
)
Ответ: Могу предложить. Отвечу только на e-mail alexsey_t@mail.ru.
—
Алексей_Т
(17.06.2002 06:36,
пустое
,
ссылка
)
Aldec Active-HDL - где взять полный или как крякнуть eval?
—
MABP
(14.06.2002 04:24,
пустое
)
Поищи где-то здесь
—
Slavko
(14.06.2002 11:03, 98 байт)
Ответ: Спасибо, бум пробовать.
—
MABP
(16.06.2002 01:35,
пустое
)
Я тут ссылок оставлял много. Или в fido7.****.max2plus
—
Andrew Buckin
(14.06.2002 15:13,
пустое
)
Помогите чайнику запустить Synplify
—
MABP
(14.06.2002 04:22, 272 байт)
Ответ: OK. Все получилось, всем спасибо
—
MABP
(16.06.2002 01:33,
пустое
)
New site about C51, Rabbit, AVR, PIC, Scenix, CPLD, FPGA, RTOS, ......, TCP/IP, Delphi app
—
Kosta
(13.06.2002 23:12, 17 байт,
ссылка
)
Уважаемые!!! Помогите оживить кнопку RUN в Synplify Pro 7.1 с лицензией от 7.02 или подсобите с новой.
—
designer
(11.06.2002 19:09,
пустое
)
Ответ: Заработала !!! Ура-а-а. Хм... Спасибо большое Victor. Очень благодарен.
—
designer
(17.06.2002 02:41,
пустое
)
Вопрос знатокам
—
ror
(11.06.2002 02:45, 220 байт)
Ответ:
—
yes
(11.06.2002 12:00, 416 байт)
Ответ:
—
ror
(12.06.2002 00:32, 85 байт)
Ответ:
—
yes
(13.06.2002 11:56, 203 байт)
и еще
—
yes
(13.06.2002 12:01, 155 байт)
Ответ:
—
yes
(13.06.2002 11:56, 203 байт)
русское описание языков VHDL, Verilog HDL, AHDL- вот тут книга вышла
—
net
(10.06.2002 16:51, 260 байт)
про языки нормально написано или как в уе...м бибиле?
—
value
(10.06.2002 17:57,
пустое
)
ПО МЕНЬШЕЙ МЕРЕ НЕКОРРЕКТНО!
—
Vladimir Steshenko
(13.06.2002 15:13, 403 байт)
sorry
—
value
(13.06.2002 15:55, 218 байт)
Где найти Proteus professional (рабочий конечно)?
—
Serger
(10.06.2002 15:51, 31 байт)
Синтез схем на VHDL
—
integrator
(10.06.2002 14:50, 133 байт)
Языки описания аппаратуры (VHDL и др.)
—
integrator
(10.06.2002 14:44, 111 байт)
Xilinx для обезьян :)
—
Мартовский Котяра
(09.06.2002 05:41, 854 байт)
Уточните, что надо
—
MemoryTest
(13.06.2002 12:29, 303 байт)
Взять третий вебпак , там имеется отдельный файл-вебпак_программер. Размер 10Мб.
—
P_Andrey
(10.06.2002 12:52,
пустое
)
Ответ: Благородного дона спасет JDrive.Работает исключительно из командной строки.
—
Serge
(10.06.2002 00:46,
пустое
)
Нужен crack на ModelSim 5.5 ae (altera Edition). СРОЧНО
—
Rombik
(07.06.2002 12:24,
пустое
)
Ответ: asdfsa
—
sdsdaf
(06.05.2004 20:02, 8 байт)
Помогите уговорить Synplicity 7.1, пожалуйста...
—
Slawass
(07.06.2002 08:15,
пустое
)
Ответ: И мне пожалуйста киньте кряк если можно... А то триальную версию лицензии буржуи мне так и не прислали, а без неё ломать довольно трудно
—
Мартовский Котяра
(09.06.2002 05:45,
пустое
)
Ответ: Дополнение
—
Slawass
(07.06.2002 08:36, 34 байт)
Всем спасибо. Все работает.
—
Slawass
(07.06.2002 11:43,
пустое
)
Где можно утянуть Synplify 7.1. Не дают мне адреса для загрузки. Пишут обращайтесь к вашему ближайшему дистребютеру.
—
Andrew Buckin
(02.06.2002 13:44,
пустое
)
Где скачать последнюю версию Leonardo и как ее уговаривать ?
—
ieee
(01.06.2002 00:23, 36 байт)
Ответ: Есть кряки для любой версии. Работает без лицензионного файла и никому не мешает.
—
Alexsey
(03.06.2002 06:39,
пустое
,
ссылка
)
Господа, кто-нибудь может поделиться опытом в поиске удаленной работы программиста VHDL/Verilog?
—
Pashka
(30.05.2002 11:14, 169 байт)
Удалённой работы быть не может. Это большой риск для обоих сторон. Работа возможна, но если нет возможности свободно передвигаться по Европе США то можно даже и не дёргаться. Или искать хорошего знакомого коротый всё это может для тебя реализовать.
—
Andrew Buckin
(02.06.2002 17:09,
пустое
)
Не думаю что это так. Мне кажется главная проблема наших девелоперов (что на С, что на Java, что на VHDL) это отсутствие должной раскрутки. Есть идеи и по этому поводу. Подробности мылом
—
Мартовский Котяра
(09.06.2002 07:34,
пустое
)
По опыту наших соседей Румынов.
—
Andrew Buckin
(09.06.2002 13:23, 412 байт)
Ответ:
—
Vladimir_vss
(30.05.2002 17:41, 367 байт)
Использование сдвигового регистра (+)
—
paha
(29.05.2002 15:00, 975 байт)
Ответ: Конечно, там всегда нули. Попробуйте так...
—
Pashka
(29.05.2002 15:16, 645 байт)
Ответ: спасибо, но это немного не то ... я попробовал, но по другому...(+)
—
paha
(29.05.2002 17:04, 347 байт)
Еще один вопрос по VHDL ,подскажите please...
—
Борода
(28.05.2002 00:51, 1927 байт)
Ответ:
—
Serge
(28.05.2002 10:40, 162 байт)
Спасибо.Все получилось.
—
Борода
(28.05.2002 21:22,
пустое
)
Программное обеспечение для Warp ISR VHDL and Verilog Kit for PC
—
Schwarznegger
(27.05.2002 11:17, 289 байт)
Помогите, пожалуйста начинающему с VHDL.
—
Вадим
(25.05.2002 18:17, 532 байт)
Ответ:
—
Oldring
(26.05.2002 11:05, 524 байт)
Подскажите пожалуйста где можно найти описание по Verilog
—
GraveDigger
(23.05.2002 13:36, 28 байт)
Ответ: С русским тяжело, но сам стандарт лежит у поляков, правда у них временно сейт закрыт
—
Pashka
(23.05.2002 15:01,
пустое
,
ссылка
)
Ответ:Может быть www.asicdesign.ru.
—
Борода
(23.05.2002 14:43,
пустое
)
Ответ:
—
drv
(24.05.2002 15:49, 299 байт,
ссылка
)
Подскажите please шаблон делителя частоты(напр.на 16)на VHDL(без предустановки и пар.загрузки)
—
Борода
(22.05.2002 23:36,
пустое
)
а посмотрите как это будет на верилоге - гораздо меньше бессмысленных слов
—
yes
(06.06.2002 12:55, 205 байт)
always естественно
—
yes
(06.06.2002 13:06,
пустое
)
Ответ: Подскажите please шаблон делителя частоты(напр.на 16)на VHDL(без предустановки и пар.загрузки)
—
Vladimir_vss
(23.05.2002 23:19, 153 байт)
Thanks ,написал ,но в железе работает не корректно >>
—
Борода
(25.05.2002 21:06, 684 байт)
Ответ: Thanks ,написал ,но в железе работает не корректно >>
—
Vladimir_vss
(27.05.2002 18:58, 2399 байт)
Ответ: Я бы обязательно добавил Reset...
—
Pashka
(27.05.2002 10:02, 622 байт)
Ну на вскидку (+)
—
-=Sergei=-
(26.05.2002 16:19, 254 байт)
В железе XC95108 первые два разряда (1 ,2) в '1' а ...
—
Борода
(26.05.2002 21:40, 1525 байт)
Ответ:
—
(29.12.2005 23:51
86.126.40.138
, 30 байт)
А как выводы смотришь?
—
-=Sergei=-
(26.05.2002 22:00, 497 байт)
C pin_ами все впорядке,поскольку просмотрел все...
—
Борода
(27.05.2002 00:35, 393 байт)
Вот так его генерит КореГен, в чем отличия (за исключением разрядности) не знаю (+)
—
-=Sergei=-
(27.05.2002 13:54, 750 байт)
Спасибо всем за ответы. Опробую все версии делителей.
—
Борода
(27.05.2002 21:05,
пустое
)
4х разрядный счетчик, старший разряд - деленная на 16 входная частота
—
Pashka
(23.05.2002 15:04,
пустое
)
Спасибо за ответы, с переменной разобрались. Еще вопросик: почему LeonardoSpectrum ругается на комментарии в кирилице, как с этим бороться? (-)
—
начинающий~
(22.05.2002 08:07,
пустое
)
Ответ:
—
Mikall
(25.09.2002 12:55,
пустое
)
Ответ:
—
Mikall
(25.09.2002 12:52, 11 байт)
Не использовать кирилицу :-)
—
Pashka
(22.05.2002 10:19,
пустое
)
Переполнение переменной
—
начинающий~
(21.05.2002 10:50, 305 байт)
Ответ: Схемку сравнения придется ставить в любом случае
—
near
(21.05.2002 21:49, 31 байт)
Переполнение переменной
—
начинающий~
(21.05.2002 10:50, 305 байт)
Ответ:
—
-=Sergei=-
(21.05.2002 17:14, 318 байт)
Подскажите, как на VHDL описать сдвиговый регистр переменной длины (с загрузкой значения его длины)
—
paha
(21.05.2002 10:32,
пустое
)
Первое что приходит в голову это сделать регистр на максимальную длину и кучу выводов после каждого разряда, которые мультиплексировать в зависимости от значения длины. Например вот так...
—
Pashka
(21.05.2002 11:59, 2525 байт)
Ответ: а проще?
—
Oldring
(21.05.2002 14:44, 158 байт)
Ответ: СПАСИБО!
—
paha
(21.05.2002 16:28,
пустое
)
Поставил Synplify Pro 7.1. Подсунул license.dat от 7.0. Прога запускается, кнопка RUN не работает. Что сделать?
—
Victor®
(19.05.2002 14:20,
пустое
)
Спасибо всем кто отозвался!!!! Все ОК!
—
Victor®
(22.05.2002 13:06,
пустое
)
Рабочий кряк на сайте у поляков
—
Кн
(21.05.2002 14:15,
пустое
)
Можно ссылочку на файл? Или перешлите сам файл, плиз
—
Victor®
(21.05.2002 14:49,
пустое
)
Послал
—
Кн
(22.05.2002 09:47,
пустое
)
Ответ: можно и мне, пожалуйста? А то у поляков сайт накрылся :-(
—
Pashka
(22.05.2002 09:58,
пустое
)
Ответ: Есть работающий кряк. Отвечу на e-mail alexsey_t@mail.ru.
—
Alexsey
(21.05.2002 06:39,
пустое
)
Где взять???
—
Slawass
(18.05.2002 13:33, 118 байт)
Ответ: у поляков на www.elektroda.pl
—
Pashka
(18.05.2002 14:50, 154 байт)
Временные задержки в OrCad 9.1
—
I_am_Serge
(17.05.2002 15:15, 212 байт)
Ответ:
—
dsmv
(18.05.2002 15:41, 302 байт)
Подскажите Христа ради...
—
Виктор
(17.05.2002 12:07, 116 байт)
Ответ: Благодарю Всем!
—
Виктор
(17.05.2002 15:56,
пустое
)
Ответ:
—
Кн
(17.05.2002 13:29, 64 байт)
Ответ:
—
-=Sergei=-
(17.05.2002 13:25, 1025 байт)
Кварцевый генератор
—
Мартовский Котяра
(15.05.2002 13:30, 361 байт)
Возможно ли в Proteus
—
Serger
(15.05.2002 07:33, 110 байт)
Чайнецкий вопрос :)
—
Мартовский Котяра
(15.05.2002 05:42, 1577 байт)
Ответ: Чайнецкий вопрос :)
—
Vladimir_vss
(15.05.2002 19:32, 1550 байт)
по класификации производителей тулзов все в этой конфе Application Engineers :)
—
yes
(16.05.2002 12:18,
пустое
)
попробую ответить
—
yes
(15.05.2002 17:05, 1319 байт)
Есть вакансии
—
Serg__S
(15.05.2002 00:34, 452 байт)
Synplicity Synplify - установка, неоставьте в беде...
—
AlexeyE
(14.05.2002 16:11, 350 байт)
Ответ:
—
atmanand
(27.11.2003 09:55, 31 байт)
Ответ: Спасибо! разбираюсь....
—
AlexeyE
(15.05.2002 13:49, 12 байт)
Ответ: Выслано
—
Vjacheslav
(15.05.2002 11:03, 35 байт)
Я использую SynplicityKG.exe...
—
Maverick
(15.05.2002 11:02, 307 байт)
Пользователям OrCAD Express 9.1 (+)
—
Nicky
(13.05.2002 17:18, 743 байт)
Изделия фирмы Aldec
—
Мартовский Котяра
(13.05.2002 12:03, 1492 байт)
Ответ: Могу бесплатно выслать кряк для 5.1.1084 WEB Edition. Отвечу только на e-mail alexsey_t@mail.ru.
—
Alexsey
(14.05.2002 07:19, 60 байт,
ссылка
)
Если можно
—
Serger
(17.05.2002 15:56, 36 байт)
Na stranichke nige est URL polnoy vercii. Dlai WEB versii nugen Lic.manager. Ego nugno dlai nachala unainut.
—
Andrew Buckin
(13.05.2002 12:18,
пустое
,
ссылка
)
ahdl 5.1 web + 10days license
—
Мартовский Котяра
(14.05.2002 06:46, 1143 байт)
Ответ:
—
none
(04.03.2003 17:36,
пустое
)
САПР для ПЛИС, DSP, разводки плат. Отвечу на e-mail: alexsey_t@mail.ru
—
Alexsey
(13.05.2002 07:15,
пустое
,
ссылка
,
картинка
)
Подскажите, существуют ли
—
Serger
(12.05.2002 19:40, 72 байт)
tebai Spice model interesuet ili VHDL model?
—
Andrew Buckin
(13.05.2002 13:59,
пустое
)
Интересует моделирование
—
Serger
(13.05.2002 17:59, 194 байт)
применительно к VHDL синтезу есть. Описать памать просто и подгрузить её в HEX. Потом бросай всё в Orcad и моделируй. Сам в Оркаде не делал. А для пика пробывал работало. Думаю с 51 таже картина.
—
Andrew Buckin
(14.05.2002 00:34,
пустое
)
Posmotri Protous. Dlai Orcad ne videl
—
Andrew Buckin
(13.05.2002 12:19,
пустое
)
Как обратить внимание MAX++ 'а на декларации "multi-cycle path" в констрайне синплифи ?
—
Vova75
(11.05.2002 05:49, 492 байт)
Как заставить работать новый Synplify 7.1 ?
—
Maximka
(11.05.2002 04:51, 152 байт)
Ответ: тоже скачал но кряка найти не могу... Кто че пользуется вообще?
—
AlexeyE
(13.05.2002 18:44, 37 байт)
Может прамую ссылку подбросите.
—
Andrew Buckin
(14.05.2002 18:01,
пустое
)
Чему равно тепловое сопротивление корпуса TQ144?????
—
SSB
(09.05.2002 14:17, 52 байт)
Вопрос специалисту
—
Виктор
(06.05.2002 11:29, 304 байт)
www.opencore.org
—
Andrew Buckin
(06.05.2002 21:24,
пустое
)
Ответ: А конкретнее нельзя ?
—
Виктор
(07.05.2002 09:15,
пустое
)
вроде было так
—
Andrew Buckin
(07.05.2002 17:55,
пустое
,
ссылка
)
Ответ: Благодарю
—
Виктор
(08.05.2002 11:05,
пустое
)
ModelSim 5.6 for linux
—
biv78
(06.05.2002 10:55, 2384 байт)
Проблему понял - но решения ее не имею
—
biv78
(06.05.2002 14:10, 129 байт)
Вы не одиноки. Меня это тоже очень интересует
—
AndrewB
(06.05.2002 15:03,
пустое
)
Короче заработало.
—
biv78
(07.05.2002 10:22, 158 байт)
Да, пожалуйста.
—
AndrewB
(07.05.2002 11:00, 24 байт)
VHDL примеры по PDH MUX (E2,E3) или другим фреимированных потоками (E1, T2, E2)
—
Dainis
(03.05.2002 12:14, 131 байт)
Ответ:
—
1
(23.04.2004 07:58, 1 байт)
Можна связаться и заказать приборы готовые или на заказ на фирме
—
K
(07.05.2002 15:57, 35 байт)
Можна связаться и заказать приборы готовые или на заказ на фирме
—
K
(07.05.2002 15:51, 35 байт)
Ответ:
—
Dainis
(08.05.2002 00:25, 214 байт)
Где найти в Москве Max+ full?
—
Oldring
(02.05.2002 11:21, 103 байт)
В митино ...
—
Александр Гайворонский
(16.05.2002 10:29,
пустое
)
Заполнить форму для отправки сообщения
|||
Телеконференции
|||
Главная страница
|||
Конференция без кадра
|||
Архив без кадра