[an error occurred while processing this directive]
|
задача в том, чтобы внутренний такт в двух АЗИКах имел одинаковую фазу
два варианта - 40МГц (точность 1/4 периода) и 320МГц (точность до периода)
фазой PLL управлять нельзя (то есть производитель не дает информации, а элемент управления частотой - делитель)
максимальная частота около 400МГц
кажется, что для 40
можно сделать так
на плате на два чипа подается один такт 80 МГц и одна дорожка соединяет чипы
измеряется разность в задержке тактов на входах АЗИКов и задержка в дорожке
с учетом этой задержки+разность один чип выдает сигнал другой по его приему определяет какой фронт 80 МГц использовать для счета 40МГц импульсов и сбрасывает счетчик
для 320 - такой метод вообще работать на будет? по плате такой такт передать можно?
для 40 - может более просто сделать?
и интересно если задержки померить на одной плате - на другой будут такие же?
E-mail: info@telesys.ru