[an error occurred while processing this directive]
Кто подскажет, где можно почитать, как подготавливать ПЛИС Xilinx для прошивки в JTAG моде? Что-то не сильно получается под ISE 6.1
(«Телесистемы»: Конференция «Программируемые логические схемы и их применение»)
Отправлено
Moosey
10 марта 2005 г. 09:24
Составить ответ
|||
Конференция
|||
Архив
Ответы
Найти волшебный драйвер ruki.sys
—
bbg
(10.03.2005 12:00,
пустое
)
По ссылке.
—
andrew_b
(10.03.2005 10:05,
пустое
,
ссылка
)
Ответ: Тут посылают в космос? Нет, тут посылают на х... А специалист ... живет этажем выше...
—
Moosey
(10.03.2005 11:50,
пустое
)
Процедура 1. Пункт пятый - Спросил опытного товарища... У него жопыта больше... (очипятка, "у него ж опыта") Лучше поищу datasheets. Спасибо за чуткость.
—
Moosey
(10.03.2005 11:55,
пустое
)
А народ возмутился потому, что JTAG разьем наиболее простой и дубовый. И если в него не шьется, то либо ПЛИС сгорела, либо софт плохо крякнут, но с ISE вроде все было в порядке. Остаются руки :)
—
vvvvv
(11.03.2005 07:54,
пустое
)
На самом деле в ISE есть в окне проекта пункт Configure device(IMPACT) это утилита прошивки. С ее помощью можно прошить и в JTAG режиме. А на плате нужно просто вывести соответствующие выводы ПЛИС на разьем JTAG.Все.
—
vvvvv
(11.03.2005 07:48,
пустое
)
Всем спасибо за науку. Я, действительно, не корректно поставил вопрос, если пошли такие ответы. меня интересовал протокол JTAG, нюансы подготовки, подтяжки сигнала и собственно прошивка. А кабель... он и есть кабель. Спасибо студенту, подкинул доку... Хотел выиграть во времени, а влез в полемику.
—
Moosey
(11.03.2005 09:21,
пустое
)
Бывает и так: JTAG -порт ПЛИС соединен с JTAG PCI-шины....
—
vsingl
(11.03.2005 22:23,
пустое
)
Отправка ответа
Имя (обязательно):
Пароль:
E-mail:
Тема (обязательно):
Сообщение:
Ссылка на URL:
Название ссылки:
URL изображения:
Перейти к списку ответов
|||
Конференция
|||
Архив
|||
Главная страница
|||
Содержание
|||
Без кадра
E-mail:
info@telesys.ru