[an error occurred while processing this directive]
Только в Альтеру ткну. ACEX и CYCLONE. Оба семейства - FPGA.
(«Телесистемы»: Конференция «Цифровые сигнальные процессоры (DSP) и их применение»)

миниатюрный аудио-видеорекордер mAVR

Отправлено -=ВН=- 02 июля 2004 г. 13:30
В ответ на: ПЛИС конечно это хорошо, только я с ними не работал. Хотя надо же когда то начинать. Может ткнете хоть в какое семейство смотреть. Спасибо. отправлено SergeyL 02 июля 2004 г. 13:15

Имеют внутри память. Возможно для Вас относительный недостаток их - необходимость их конфигурации. Это должен делать либо Ваш проц., либо к FPGA необходимо прицеплять конфиг. ПЗУ. Тогда она сама законфигурирует из этого ПЗУ. Дело в том, что FPGA теряют конфигурацию при выключении питания.
Или FLEX10K - если, например, Ваш проц. 5-ти вольтовый, чтобы с уровнями проблем не возникло.
Есть вариант с CPLD и прицепленной к ней ОЗУ(FIFO). Каковым ОЗУ CPLD и управляет под мудрым процессорным руководством.
Из CPLD MAX3000 (EPM3XXX) он 3.3 вольтовый, либо MAX7000S (EPM7XXXS) -5 вольтовый, точнее смешаный - может и 3.3, может и 5, но не одновременно. CPLD не нужно конфигурировать. Их программируют. Конфигурация сохраняется до следующ. программ., независимо от наличия питания. Но внутренней памяти CPLD, по крайней мере вышеуказанные, не имеют.

Составить ответ  |||  Конференция  |||  Архив

Ответы


Отправка ответа

Имя (обязательно): 
Пароль: 
E-mail: 

Тема (обязательно):
Сообщение:

Ссылка на URL: 
Название ссылки: 

URL изображения: 


Перейти к списку ответов  |||  Конференция  |||  Архив  |||  Главная страница  |||  Содержание  |||  Без кадра

E-mail: info@telesys.ru