[an error occurred while processing this directive]
|
Земля, разведенная на небольшой макетке проводом, кажется, 2 квадрата, приводила к возникновению тирристорного эффекта в АЦП с двумя землями (аналоговоя и цифровой) при выключении (!) питания. Вероятно, индуктивность рассеяния трансформатора звенела. То бишь, напряжение питания спадало в среднем медленно, и если после выключения быстро включить схему обратно - то АЦП защелкивался с вероятностью близкой к 100%. А с парой диодов Шоттки припаянных прямо между землями на АЦП - не защелкивался. На многослойке с земляным слоем, даже разрезанным на полигоны, эффект отсутствовал и без диодов. Так что, выводы по поводу возможности возникновения глюков даже с очень толстыми земляными проводами делайте сами. С другой стороны, на двусторонних платах люди много чего успешно делали - просто, с многослойками проще. Так что, возможно, с двусторонней макеткой и у вас получится, если много керамики навесите и ограничитесь малыми скоростями нарастаниями сигналов на выходах микросхем.
У синхронной схемы клок должен быть один. Асинхронные сигналы непосредственно подавать на входы синхронной схемы недопустимо. Их можно подавать только через синхронизаторы. Самый распространенный синхронизатор - это два последовательно включенных триггера, тактируемых клоком синхронной схемы. Сигнал с выхода первого триггера, разумеется, ни для чего не используется, кроме как для подачи на вход второго триггера. На выходе синхронизатора сигнал уже абсолютно синхронный, его можно использовать свободно в рамках этой синхронной схемы. Как правило, такой синхронизатор работает отлично. Иногда можно обойтись и одним триггером на входе, но такое решение требует более аккуратного законстрейнивания схемы. И не забудьте убедиться, что синтезатор не заоптимизировал такой синхронизатор - лучше всего, написать соответсвующие констрейнты, ограничивающие его оптимизацию. Так как у каждого асинхронного сигнала существует некоторая неопределенность во времени прихода его фронта, синхронизатор просто увеличивает эту неопределенность до двух тактов синхронной схемы. Обычно это приемлемо.
Да, и не забудьте предварительно вылизать клоковый сигнал, чтобы не звенел. А то никакие синхронизаторы не помогут от слетания состояния синхронной схемы. Тут полезно написать тестовую схему с несколькими параллельно работающими одинаковыми счетчиками и проверить, чтобы она работает без сбоев. Конечно, все равно никакой гарантии, что клок нормальные - но хоть что-то. Подозреваю, для макетки просчитать signal integrity будет сложновать :)
E-mail: info@telesys.ru