[an error occurred while processing this directive]
Похоже, с землями крупные неприятности. (+)
(«Телесистемы»: Конференция «Языки описания аппаратуры (VHDL и др.))

миниатюрный аудио-видеорекордер mAVR

Отправлено Oldring 29 января 2006 г. 19:40
В ответ на: Ложные срабатывания схемы на помехи отправлено blackman 26 января 2006 г. 22:37

На такую мысль наводят Ваши неприятности с логическим пробником.

На макетке все собрано? Земля проводами разведены, разумеется? Выходы Альтеры быстрые и сильноточные выбраны? (Не помню точно как у Альтеры - но по аналогии с Ксайлинксом подразумеваю, что скорость и ток выходов настраиваются в конфигурации). Сделайте для начала более-менее нормальную плату с плоскостями питания с маленькой индуктивностью. Хотя бы только с одной земляной плоскостью, чтобы у всей логики была надежная опора, питание можно подводить практически как угодно, если прямо возле кристалла стоит достаточно нормальной блокирующей керамики с достаточно высокой резонансной частотой. Лучше делайте МПП - но, возможно, и с лазерно-утюжной двуслойкой у Вас получится, если аккуратно земляную плоскость сделать. С двуслойкой, конечно, сложнее, так как сигнальные цепи придется разводить в одном слое на другой стороне над этой плоскостью. Хотя-бы только клоки или сигналы выступающие в качестве оных - если рабочая частота не слишком высокая. И ограничте себя в скорости и силе выходов - АП6 работала до десятка мегагерц примерно, не так ли? Так что, если хотите быстрее - нужно гораздо больше внимания уделить индуктивностям земли и питания, старые технологии тут не пройдут. Ну а с тем, что клоковые входы у FPGA будут реагировать на гораздо более высокочастотный звон, чем 1533 серия - тут уже ничего не поделаешь, клоки для современной программируемой логики нужно разводить очень аккуратно. Это одна из причин, почему чем выше частота - тем асинхронные шины сложнее реализовать. Ведь гораздо проще развести очень аккуратно один клок, чем дюжину (кстати, и с одним клоком слишком часто разработчики промахиваются - это распространенная причина случайных глюков, которые очень тяжело отловить. Пустят клок через непредназначенный для этого разъем - и потом долго получают сексуальное удовлетворение в особо извращенной форме. Гигагерцовый звон не каждый осциллограф увидит, а состояние FPGA ему сбить - запросто). Для клока нужно начинать думать об импедансах линий, когда время распространения сигнала по плате составляет примерно 1/10 скорости нарастания фрониа клока, а для остальных сигналов - когда 1/10 периода соответствующего им клока.

Да, и не забудьте про общее качественное заземление всех приборов на столе. Лучше через качественный удлинитель со встроенным ВЧ фильтром - наверняка ведь питаете Вы свою схему на макетке через большой трансформатор без ВЧ фильтров, а не через импульсник со встроенными фильтрами? Вот холодильник и прет через него.

Составить ответ  |||  Конференция  |||  Архив

Ответы


Отправка ответа

Имя (обязательно): 
Пароль: 
E-mail: 
NoIX ключ Запомнить

Тема (обязательно):
Сообщение:

Ссылка на URL: 
Название ссылки: 

URL изображения: 


Rambler's Top100 Рейтинг@Mail.ru
Перейти к списку ответов  |||  Конференция  |||  Архив  |||  Главная страница  |||  Содержание

E-mail: info@telesys.ru