Разработка, производство и продажа радиоэлектронной аппаратуры
|
Карта сайта
|
Пишите нам
|
В избранное
Требуется программист в Зеленограде
- обработка данных с датчиков; ColdFire; 40 тыс.
e-mail:
jobsmp@pochta.ru
Телесистемы
|
Электроника
|
Конференция «Микроконтроллеры и их применение»
Дополнение до 2х с переносом (0 - Rn - С) обязательно. Сдвиги на 2 и 4 бита (одноцикловые).
Отправлено
argus98
25 января 2008 г. 09:29
В ответ на:
Не офф, к ассемблерщикам. Кому какой команды в каком ядре не хватает? (с какой функциональностью). Вопрос шкурный (+)
отправлено SM 24 января 2008 г. 21:46
Составить ответ
|
Вернуться на конференцию
Ответы
первое есть. Две команды, NEG (CPL+INC) и NEGHI (CPL+ADDC). Сдвиги - все виды на -16..+15
—
SM
(25.01.2008 10:50:33
80.92.255.53
,
пустое
)
А сдвиги регистровой пары, чтобы 32 бита получить? Типа ASHC от pdp11?
—
vmp
(25.01.2008 11:42:6
83.167.112.204
,
пустое
)
не, баррелевский сдвигатель 16-битный.
—
SM
(25.01.2008 12:49:27
80.92.255.53
,
пустое
)
Тоска... Сколько же тактов тогда займет например циклический сдвиг влево на 11 разрядов 32-битного числа?
—
vmp
(25.01.2008 13:08:5
83.167.112.204
,
пустое
)
Ну 16-битный процессор. Разрядность процессора смене не подлежит. А цикл. сдвиг с использованием однотактного умножителя 16х16=>32 думаю не так много и займет.
—
SM
(25.01.2008 13:28:11
80.92.255.53
,
пустое
)
Отправка ответа
Имя*:
Пароль:
E-mail:
Тема*:
Сообщение:
Ссылка на URL:
URL изображения:
если вы незарегистрированный на форуме пользователь, то
для успешного добавления сообщения заполните поле, как указано ниже:
введите число 654:
Перейти к списку ответов
|
Конференция
|
Раздел "Электроника"
|
Главная страница
|
Карта сайта
Web
telesys.ru