[an error occurred while processing this directive]
про недокументированые юниты в Virtex (и в SpartanII)
(«Телесистемы»: Конференция «Программируемые логические схемы и их применение»)

миниатюрный аудио-видеорекордер mAVR

Отправлено yes 21 ноября 2003 г. 12:21

ну собственно CAPTURE (левый нижний угол), RPCILOGIC (середина правой стороны), LPCILOGIC (то же слева)

кто-нибудь знает что это за CAPTURE???

про xPCILOGIC я нашел следущее (в ньюсах)


PCI_CE <= I2 or (not TRDY and not I3) or (not IRDY and not I1 and not
I2);

PCI_CE connects to the output clock enable of many pins.

-------------------------

It may be a useful piece of a PCI 2.2 compliant output flip flop
clock enable function... One that meets 66 MHz timing, with no
effort required from the user or the router.

-------------------------

I got this reply from Xilinx,

This block contains a couple of simple and/or gates and a dedicated
route to the CE pins of IOBs along that edge (there are two in a device
on the left and right edges). This block was designed to work with the
Xilinx PCI interface at 66MHz.

--------------------------

Составить ответ  |||  Конференция  |||  Архив

Ответы


Отправка ответа

Имя (обязательно): 
Пароль: 
E-mail: 

Тема (обязательно):
Сообщение:

Ссылка на URL: 
Название ссылки: 

URL изображения: 


Перейти к списку ответов  |||  Конференция  |||  Архив  |||  Главная страница  |||  Содержание  |||  Без кадра

E-mail: info@telesys.ru