[an error occurred while processing this directive]
Ответ: Altera делает новую плату для NIOS с DDR памятью. Они сказали что частота DQS сигнала - 166 MHz.
(«Телесистемы»: Конференция «Программируемые логические схемы и их применение»)
Отправлено
Nordic
22 октября 2003 г. 09:45
В ответ на:
К монстрам FPGA дизайна: какими достижениями можете похвастаться с чипами типа Cyclone (или на Xilinx) при условии применения DDR|SDRAM на 100-133MHz, заполненности кристалла на 65% или более, например для алгоритма фильтрации - тактовые частоты проекта около предела FPGA - это реальность или максимум, указываемый в спецификации нужно делить скажем на 5, чтобы получить реальные скорости?
отправлено _aquarius_ 21 октября 2003 г. 18:24
http://www.fpga.nl/index.html?twister.html
Составить ответ
|||
Конференция
|||
Архив
Ответы
Отправка ответа
Имя (обязательно):
Пароль:
E-mail:
Тема (обязательно):
Сообщение:
Ссылка на URL:
Название ссылки:
URL изображения:
Перейти к списку ответов
|||
Конференция
|||
Архив
|||
Главная страница
|||
Содержание
|||
Без кадра
E-mail:
info@telesys.ru