[an error occurred while processing this directive]
|
А практически(объемные проекты) – Глонасс приемник, с интерфейсами (3000 slice – 80 МГц), 2 FIR + 2 FFT + 2arctn + 2sqrt (>5000 slice – 66 МГц).
Посмотрите в IP центрах – много объемных проектов на высоких частотах.
А скорость, на практике (FPGA), на 50 – 80% определяется задержками в линиях связи.
Если для Xilinx – эти маршруты указаны в twr – файле.
Можно оценить линию, и разрезать регистром (или изменить структуру).
Достоинство синхронных схем и заключается в том, что они прогнозированно реагируют на ваши воздействия.
E-mail: info@telesys.ru