[an error occurred while processing this directive]
Я, конечно, не герой, но (+)
(«Телесистемы»: Конференция «Программируемые логические схемы и их применение»)

миниатюрный аудио-видеорекордер mAVR

Отправлено SM 10 июня 2003 г. 00:13
В ответ на: Коллеги и не только! Избавьте от сомнений тягостных. Работал с MAX’ами, а тут потребовалось применить EPF10K10LC84 + EPC2.Вот и запутался со всеми этими галочками. Вопрос первый и не последний. Что за ноги, доступные только после конфигурации? На них, что ли, не должен быть потенциал во время конфигурирования или задавать их выходами? Не понял про вывод CLKUSR. Кто такой? Нужно ли и на какой потенциал вешать неисп. ноги JTAG FLEX’а? Могу ли я безболезненно использовать как обычные входы dedicated clock pins? Заранее благодарю героя, который ответит на эту тьму вопросов. отправлено THEOdore 09 июня 2003 г. 23:20

1). Ноги, доступные после конфигурирования, это такие ноги, через которые может производиться загрузка конфигурации, а потом, по окончании этого процесса, эти ноги подключатся к внутренней логике. Напрмер DATA1..DATA7 - это шина данных для параллельной загрузке, а в загруженном чипе - что душе угодно.
2). CLKUSR - вариант подачи клока для конфигурации. Читайте AN116. Относится тоже к ногам, доступным после конфигурации.
3). JTAG подтянуть на VCC и забыть. Ну естессно вывести на разъем для байтблатера на время отладки.
4). Dedicated clock pin's можно использовать как просто входы. Но зачем? Ножек что-ли других мало? На эти пины лучше завести что-либо, могущее оказаться на портах .clk триггеров. Кстати - тоже касается "dedicated input"'ов - занятие этих пинов приводит к невозможности глобализации внутренних клоков/резетов/OE.

Составить ответ  |||  Конференция  |||  Архив

Ответы


Отправка ответа

Имя (обязательно): 
Пароль: 
E-mail: 

Тема (обязательно):
Сообщение:

Ссылка на URL: 
Название ссылки: 

URL изображения: 


Перейти к списку ответов  |||  Конференция  |||  Архив  |||  Главная страница  |||  Содержание  |||  Без кадра

E-mail: info@telesys.ru