Разработка, производство и продажа радиоэлектронной аппаратуры
|
Карта сайта
|
Пишите нам
|
В избранное
Требуется программист в Зеленограде
- обработка данных с датчиков; ColdFire; 40 тыс.
e-mail:
jobsmp@pochta.ru
Телесистемы
|
Электроника
|
Конференция «Программируемые логические схемы и их применение»
Active Hdl + ISE 10 implementation - что я делаю не так? Только у меня такое бывает?
Отправлено
++
20 ноября 2008 г. 11:49
Проект ведется в Active hdl.
Синтезируется sinplify 9.4
Implementation: ISE 10.
Выполняем синтез.
Выполняем implementation.
-> implementation.htm ->maximum frequency 73MHz.
Стираем каталог implementation.
Не меняем настройки совсем.
Выполняем implementation.
-> implementation.htm ->maximum frequency 63MHz.
Стираем каталог implementation.
Не меняем настройки совсем.
Выполняем implementation.
-> implementation.htm ->maximum frequency 65MHz.
Собранный проект работает стабильно на частоте clk < 60MHz.
В чем могла собака порыться?
Только у меня такое бывает?
Спасибо.
Составить ответ
|
Вернуться на конференцию
Ответы
Ставте ограничение на частоту в 80 МГц и будет щастье
-
papasha
(28.11.2008 10:25:6
192.168.1.253,195.96.83.178
,
пустое
)
Пропадаю.
-
++
(21.11.2008 09:11:3
10.0.1.35,212.45.31.226
,
пустое
)
Отправка ответа
Имя*:
Пароль:
E-mail:
Тема*:
Сообщение:
Ссылка на URL:
URL изображения:
если вы незарегистрированный на форуме пользователь, то
для успешного добавления сообщения заполните поле, как указано ниже:
если прибавить четыре к четырём будет:
Перейти к списку ответов
|
Конференция
|
Раздел "Электроника"
|
Главная страница
|
Карта сайта
Web
telesys.ru