Разработка, производство и продажа радиоэлектронной аппаратуры
|
Карта сайта
|
Пишите нам
|
В избранное
Требуется программист в Зеленограде
- обработка данных с датчиков; ColdFire; 40 тыс.
e-mail:
jobsmp@pochta.ru
Телесистемы
|
Электроника
|
Конференция «Программируемые логические схемы и их применение»
У PGA кол-ва гейтов нет. А у FPGA таких скоростей нет. Обычно распараллеливают такие вещи, и обрабатывают на приземленных частотах.
Отправлено
SM
25 сентября 2007 г. 21:15
В ответ на:
хелло народ, подскажите как нынче дела обстоят с макс скоростью у PGA, есть ли чего на 1-3ггц пусть даже с минимумом гейтов, 1000шт за глаза мне?
отправлено <font color=gray>IVX</font> 25 сентября 2007 г. 12:29
Составить ответ
|
Вернуться на конференцию
Ответы
увы, мне нужны таймеры счётчики для измерения/компенсации субнаносекундных длительностей, так что никакое распаралеливание не прокатит, либо ecl logic либо хз что ещё..
—
IVX
(26.09.2007 10:32:54
195.133.109.200
,
пустое
)
хз что ещё =>
—
quark
(26.09.2007 20:11:26
89.20.149.156
,
пустое
,
ссылка
)
Если компенсация - гляньте в сторону DLL. Ее если что можно и на рассыпухе сварганить. Вроде управляемые линии задержек существуют.
—
SM
(26.09.2007 13:02:13
85.21.237.237
,
пустое
)
что за DLL? Где посмотреть?
—
IVX
(26.09.2007 17:16:57
195.133.109.200
,
пустое
)
DLL это как PLL, только Delay вместо Phase. Русского термина не знаю. Ну а смотреть в гугле наверное, я в разработках это чудо пока не применял.
—
SM
(26.09.2007 17:30:3
85.21.237.237
,
пустое
)
уже понял, не то совсем, нужна не только задержка с точностью субнаносекундной (что вобщем-то раз плюнуть), но и анализ каждую микросекунду, сколько нс задержки выставлять.. о как :)
—
IVX
(26.09.2007 19:54:25
195.133.109.200
,
пустое
)
Так эт-та, DLL тем и занимается, что постоянно анализирует и через ОС сама себя подстраивает. Только "анализатор" этот полуаналоговый, по типу "опережение-запаздывание"
—
SM
(26.09.2007 20:16:8
85.21.237.237
,
пустое
)
да? странно, я нашёл чип DLL с установкой 0-24нс через I2C, по структуре это набор буферов коммутируемых мультиплексором.
—
IVX
(26.09.2007 20:42:11
195.133.109.200
,
пустое
)
ааа ну нашёл, понял всё, спасибо.
—
IVX
(26.09.2007 22:25:32
195.133.109.200
,
пустое
)
В общем я знаю, как это сделать внутри микросхемы из транзисторов (+)
—
SM
(27.09.2007 00:42:15
80.92.255.53
, 524 байт)
ну да, это я понял из найденной вчера бумаги ieee, но такая аналоговая система, как и PLL имеет свою переходную характеристику на изменение задержки, а если я сделаю это на таймерах/счётчиках, то только первый и последний семпл в серии будут с ошибкой, то есть переходная характеристика прямоугольная и мах быстрая. Может же сегодня ASIC считать 2ггц?
—
IVX
(27.09.2007 08:43:47
195.133.109.200
,
пустое
)
асик такой в принципе реален, на каких нить (+)
—
SM
(27.09.2007 09:42:21
85.21.237.237
, 263 байт)
ну ок, можно и на esl такое попробовать.
—
IVX
(27.09.2007 09:50:49
195.133.109.200
,
пустое
)
Ну с него можно по идее и через АЦП сигнал снять. Если надо знать текущую задержку.
—
SM
(26.09.2007 20:17:15
85.21.237.237
,
пустое
)
Отправка ответа
Имя*:
Пароль:
E-mail:
Тема*:
Сообщение:
Ссылка на URL:
URL изображения:
если вы незарегистрированный на форуме пользователь, то
для успешного добавления сообщения заполните поле, как указано ниже:
введите число 85:
Перейти к списку ответов
|
Конференция
|
Раздел "Электроника"
|
Главная страница
|
Карта сайта
Web
telesys.ru