Телесистемы
 Разработка, производство и продажа радиоэлектронной аппаратуры
На главную   | Карта сайта | Пишите нам | В избранное
Требуется программист в Зеленограде
- обработка данных с датчиков; ColdFire; 40 тыс.
e-mail:jobsmp@pochta.ru

Телесистемы | Электроника | Конференция «Программируемые логические схемы и их применение»

Ответ: Т.е. это будет выглядеть примерно так?

Отправлено RHnd 13 апреля 2007 г. 18:54
В ответ на: (+) отправлено Sergei_Ilchenko 13 апреля 2007 г. 14:45

Т.е. это будет выглядеть примерно так:
Схема внутри fpga читает слова пикселей с ножек, скидывает их в память. Память внешняя, что-то типа SRAM-SDRAM (кстати, какая предпочтительнее? Я, честно говоря, не очень чувствую между ними разницу). Прочитав кадр, эта схемка дает сигнал ниосу, тот читает из памяти кадр куда-то в свою память и ставит флаг, что можно принимать следующий кадр. Пока следующий кадр принимается, ниос обрабатывает кадр полученный, жмет его и пишет на карточку. После чего опять ждет отмашку от внешней схемки о готовности кадра (скорее всего, кадр за это время уже успеет прочитаться) и так по кругу. Ну или что-то типа такого. Можно не добавлять личную ниосовскую память, а просто не читать следующий кадр пока ниос с предидущим не разберется - хотя медленне будет.

Вообщем, сейчас мне это видится примерно так. Возможно, я впадаю в какие-то заблуждения, которые из-за ньюбства не замечаю? Хотелось бы услышать какие-нибудь комментарии.
Заранее спасибо.

Составить ответ | Вернуться на конференцию

Ответы


Отправка ответа
Имя*: 
Пароль: 
E-mail: 
Тема*:

Сообщение:

Ссылка на URL: 
URL изображения: 

если вы незарегистрированный на форуме пользователь, то
для успешного добавления сообщения заполните поле, как указано ниже:
сложите три и три:

Перейти к списку ответов | Конференция | Раздел "Электроника" | Главная страница | Карта сайта

Rambler's Top100 Рейтинг@Mail.ru
 
Web telesys.ru