Разработка, производство и продажа радиоэлектронной аппаратуры
|
Карта сайта
|
Пишите нам
|
В избранное
Требуется программист в Зеленограде
- обработка данных с датчиков; ColdFire; 40 тыс.
e-mail:
jobsmp@pochta.ru
о фирме
продукция
электроника
обратная связь
Программируемые логические схемы и их применение
Страницы:
Текущая
326
325
324
323
322
321
320
319
318
317
316
315
314
313
312
311
310
309
308
307
306
305
304
303
302
301
300
299
298
297
296
295
294
293
292
291
290
289
288
287
286
Архивы 1...285
Новое сообщение
Регистрация
——> Выберите конференцию
Микроконтроллеры <03.01.2024 22:59>
Программируемые логические схемы <03.01.2017 20:54>
Языки описания аппаратуры (VHDL и др.) <23.12.2018 20:16>
Цифровые сигнальные процессоры (DSP) <31.08.2023 09:00>
Аналоговая схемотехника <16.06.2022 18:58>
Голосования <08.12.2022 22:35>
RadioNews
Проекты
Ссылки
AD7663 младший байт не меняется, кто-нибудь имел опыт общения?
—
Fakirr
(13.03.2007 16:29:31
212.113.112.250
, 266 байт)
test
—
sda
(03.09.2007 13:40:49
217.199.225.30
, 170 байт)
Ответ:
—
sda
(03.09.2007 13:41:51
217.199.225.30
, 168 байт)
блин не в той ветке задал вопрос
—
Fakirr
(13.03.2007 16:33:3
212.113.112.250
,
пустое
)
Подскажите как удвоить внешнюю татктовую частоту 16Мгц внутри Altera MAXII?
—
En_Serg
(12.03.2007 22:01:57
193.19.83.9
, 264 байт)
но лучше так не делать
—
_
(12.03.2007 22:43:20
91.76.51.23
,
пустое
,
ссылка
)
cyclone II отлично работает при5 вольтах IO - только при конфигурировании возникает бросок тока примерно раза в 2 больше чем при нормальном питании . правда долго в таком режиме не испытывал ;-) но минут 30 работало ;-)
—
_
(12.03.2007 20:58:5
91.76.51.247
,
пустое
)
Только учесть надо, что там пробой подзатворного диэлектрика в ио-падах от 6..7 вольт в худшем раскладе - любой пук, и кирдык.
—
SM
(13.03.2007 13:52:13
85.21.237.237
,
пустое
)
если бы не существенное изменение броска тока при загрузке я бы не скоро обратил внимание что на него 5 вольт подано ;-) и работал бы он себе и работал ;-) просто на ключевой стабилизатор резистор делителя не тот припаяли
—
_
(13.03.2007 20:00:59
91.76.50.121
,
пустое
)
Это очень хорошо. Поспудно всем гуру такой вопрос. Что лучше сначала запитать - ядро или i/o? То есть какое напряжение лучше чуть раньше подать?
—
Elektronik
(13.03.2007 11:22:54
194.85.99.225
,
пустое
)
Ответ:
—
SAZH
(13.03.2007 16:38:35
212.113.112.201
, 113 байт)
В доке на Альтеровские ПЛИСы есть нелюбимая ксайлинксистами фраза, что-то типа "последовательность подачи питающих напряжений и входных сигналов значения не имеет".
—
Сидоргек
(13.03.2007 14:59:50
217.146.246.10
,
пустое
)
Очень хорошо ты знаешь Х.. Там такая же фраза..
—
Dr_Alex
(14.03.2007 09:32:41
213.33.211.66
,
пустое
)
Конкретно для Cyclon II
—
Elektronik
(13.03.2007 11:23:18
194.85.99.225
,
пустое
)
Без разницы.
—
Stewart Little
(13.03.2007 11:25:10
82.140.81.2
,
пустое
)
Хочу к Cyclone II прикрутить SDRAM. Хочу работать только 16 битным доступом. Могу ли притянуть ножки выбора байтов к постоянному разрешающему уровню? Спасибо.
—
misyachniy
(12.03.2007 19:24:50
83.218.237.86
,
пустое
)
Ответ: Без сомнений. Можно еще и CKE на 1 посадить, если не нужен.
—
jaws64
(12.03.2007 21:22:29
82.148.20.6
,
пустое
)
Ответ: Без сомнений. Можно еще и CKE на 1 посадить, если не нужен.
—
jaws64
(12.03.2007 21:19:16
82.148.20.6
,
пустое
)
смотрите временную диаграмму конкретной памяти
—
_
(12.03.2007 20:56:18
91.76.51.247
,
пустое
)
Чайниковский вопрос про прошивку serial ПЗУ EPS1, EPS4 и так далее от Altera через USB Blaster
—
Elektronik
(12.03.2007 17:38:57
194.85.99.225
, 247 байт)
Программатором, который внутре квартуса.
—
SM
(12.03.2007 17:41:46
85.21.237.237
,
пустое
)
Дополлнение - в квартусе есть консольная утилита quartus_jli.exe
—
Stewart Little
(13.03.2007 11:30:30
82.140.81.2
, 152 байт)
Интересно-интересно (+)
—
SM
(13.03.2007 13:44:32
85.21.237.237
, 229 байт)
Ок, проверим завтра
—
Elektronik
(12.03.2007 17:58:40
194.85.99.225
,
пустое
)
Не видно что-то интереса к PCIe over fiber optic в этой конференции ... -почему?
—
PicoDev
(11.03.2007 23:21:0
24.82.14.170
,
пустое
,
ссылка
)
Таити.. Таити.. Нас и тут неплохо кормят.. ©
—
Doka
(12.03.2007 09:24:19
89.178.27.226
,
пустое
)
"Прошу послать меня на курсы повышения зарплаты. "
—
quark
(12.03.2007 11:38:12
89.113.83.151
,
пустое
)
битый 61_dvd_windows.iso на фтп альтеры размером в 2,9Гб!!!
—
kiddy
(09.03.2007 21:24:23
81.9.69.103
, 240 байт)
с 61_quartus_windows.exe такая же история
—
v3
(10.03.2007 08:54:14
195.5.125.3
, 784 байт)
Скачал полностью :)
—
AT
(09.03.2007 21:38:39
194.67.74.2
, 249 байт)
Ответ: получается, что любой файл с фтп надо качать без докачки за 1 раз?!
—
kiddy
(10.03.2007 18:38:11
81.9.71.130
,
пустое
)
Если у провайдера криво настроенный кэширующий прокси, то да. Или оторвать кому-то там определенные органы.
—
SМ
(10.03.2007 18:44:12
80.92.255.53
,
пустое
)
Реализация калькулятора на ПЛИС!!!!
—
viktor93
(07.03.2007 19:39:18
82.207.18.176
, 239 байт)
Квадратный корень тоже великолепно и быстро делается сдвигами и вычитаниями (+)
—
ReAl
(08.03.2007 14:43:3
195.245.113.126
, 91 байт)
Да никаких проблем, это же обычный микропроцессор, умеющий выполнять несколько операций (+)
—
SМ
(07.03.2007 22:50:45
80.92.255.53
, 315 байт)
Гм. Делить и умножать не обязательно :) Эти ф-ции делаются программно.
—
SМ
(07.03.2007 22:51:29
80.92.255.53
,
пустое
)
Какой максимальной частоты реально добиться для 7-ми разрядного счетчика с произвольным модулем счёта на Cyclone II ? (+)
—
LexA
(07.03.2007 12:23:52
82.140.81.100
, 180 байт)
По отчету тайминг-аналайзера "Restricted to 340.02 MHz"
—
SM
(07.03.2007 15:58:27
85.21.237.237
,
пустое
)
Ответ:
—
LexA
(07.03.2007 16:08:42
82.140.81.100
, 236 байт)
А я пропустил выход компаратора значения счетчика со значением модуля через доп. регистр. Надеюсь модуль счета "0" не нужен? :)
—
SM
(07.03.2007 16:23:16
85.21.237.237
,
пустое
)
А по подробнее можно, ведь по достижению модуля счёта счётчик нужно обнулить - куда же мультиплексор-то денется...
—
LexA
(07.03.2007 19:45:32
82.140.81.100
, 138 байт)
Ответ: (+)
—
SМ
(07.03.2007 22:43:11
80.92.255.53
, 1017 байт)
Ещё глупый вопрос
—
LexA
(12.03.2007 13:41:20
82.140.81.100
, 578 байт)
наверное DDS. Там можно сказать что меандр, но с джиттером.
—
SМ
(12.03.2007 13:59:36
80.92.255.53
,
пустое
)
Это что? альтеровская мегофункция? я только NCO нашёл...
—
LexA
(12.03.2007 16:04:56
82.140.81.100
,
пустое
)
Зачем мегафункция? Я обычно сам пишу. Дам дел на десяток строчек.
—
SM
(12.03.2007 16:10:55
85.21.237.237
,
пустое
)
Просто сразу не понял кому надо сказать про меандр :)
—
LexA
(12.03.2007 17:06:45
82.140.81.100
, 218 байт)
Спасибо за разъяснения!
—
LexA
(12.03.2007 12:22:12
82.140.81.100
, 215 байт)
учтите только такой ньюанс что для вашей градации частота максимальная на global clock не может быть больше 320 мгц - поэтому тут не все так просто
—
_
(12.03.2007 22:55:13
91.76.49.162
,
пустое
)
еще есть такая ссылка на документы - в предыдущем посте из старой документации в новой частота global clock стала для вашего случая 402 мгц ;-)
—
_
(12.03.2007 23:09:13
91.76.49.162
, 693 байт,
ссылка
)
Спасибо -- учтём :)
—
LexA
(13.03.2007 13:55:56
82.140.81.100
,
пустое
)
И, что интересно, со счетчиками это быстродействие полная лажа (+)
—
SМ
(13.03.2007 08:14:16
80.92.255.53
, 190 байт)
А где это у Вас "тайминг-анализ показывает" про "Restricted to fmax", я что-то такого нигде не нашёл :(
—
LexA
(13.03.2007 13:48:36
82.140.81.100
, 144 байт)
А вот в TimeQuest !!!!! (+)
—
SM
(13.03.2007 14:22:6
85.21.237.237
, 480 байт,
картинка
)
Ну с Classic вроде бы понятно - во всех строчках должно быть "Restricted to" с одним и тем же значением, а в TimeQuest как понять, что выжато всё что можно?
—
LexA
(13.03.2007 14:53:7
82.140.81.100
,
пустое
)
сделать проект из двух соединенных в сдвиговый регистр триггеров (быстрее ничего быть не могет), обконстрейнить его на гигагерц :) и посмотреть сколько покажет.
—
SM
(13.03.2007 14:55:52
85.21.237.237
,
пустое
)
Ответ:
-
ge
(16.03.2009, 11:48:47
77.40.21.238
,
пустое
,
ссылка
)
:) Спасибо! надеюсь не сильно Вас утомил
—
LexA
(13.03.2007 15:03:52
82.140.81.100
,
пустое
)
В Classic timing analyzer (в смысле что не TimeQuest) (+)
—
SM
(13.03.2007 14:03:29
85.21.237.237
,
пустое
,
картинка
)
ярлыки вешать дело тонкое - мне вот интересно почему вдруг global clock изменился с 320 до 402 - и как определить в данной микросхеме какая возможная скорость ;-(
—
_
(13.03.2007 10:00:58
62.5.221.210
,
пустое
)
Определить просто - в квартусе скомпилить :) Больше чем там дадут, не складется.
—
SМ
(13.03.2007 11:52:26
80.92.255.53
,
пустое
)
И, кстати, даже так не определиться :) Так как classic анализатор говорит про 340.02, а TimeQuest аж про 407! И тут бардачелло.
—
SM
(13.03.2007 14:05:13
85.21.237.237
,
пустое
)
Хотя подспудно подозреваю, что точность TimeQuest'а гораздо выше, не зря они что-то говорили про "ASIC-strength", и те 340 мгц ограничение не физические, а возможностей классического тайминг-анализатора в точности оценки задержек (+)
—
SM
(13.03.2007 14:11:11
85.21.237.237
, 291 байт)
И это косвенно подтверждается...
—
SM
(13.03.2007 14:23:2
85.21.237.237
,
пустое
)
инженерная наука превращается в гадание на кофейной гуще ;-( частоты непонятные, виртуальный пин - казывается не виртуальным и тд и тп
—
_
(13.03.2007 15:27:46
62.5.221.210
,
пустое
)
Это факт. Только наука тут не причем. Просто с уменьшением топологических норм рассчеты становятся на столько сложными и долгими, что становится проще рассчитать с заранее известной погрешностью и взять худший случай, чем полдня ждать полной 3D RC-экстракции и еще пол-дня рассчетов всех паразитов. Отсюда и разные инструменты показывают разные значения, они ведь должны гарантировать работу.
—
SM
(13.03.2007 15:37:38
85.21.237.237
, 74 байт)
когда я говорил о реальной микросхеме я имел ввиду что у циклона 2 есть разные релизы кристалла - и после этого вообще становится загадкой быстродействие и понимание как работает тот кристал который запаян - поскольку в квартусе нет еще версий кристалла ;-(
—
_
(13.03.2007 19:57:14
91.76.50.121
,
пустое
)
Честно говоря я сомневаюсь, чтобы эти ревизии капитально отличались по таймингам, скорее всего какие нибудь мелкие багфиксы, не касающиеся самой матрицы.
—
SM
(13.03.2007 20:34:3
85.21.237.237
,
пустое
)
однако global clock в разных документах отличается очень существенно - возникает вопрос почему бы это так? ну и багофиксы fifo с двумя клоками это тоже дело тонкое
—
_
(13.03.2007 20:44:22
91.76.50.121
,
пустое
)
Багфиксы фифо как я понимаю это квартусово - в самом циклоне только двухпортовые голые блоки без функциональности фифо. А global clock в разных документах разный - так это можно понять. Видимо до продвинутого тайминг анализатора и после.
—
SM
(13.03.2007 21:11:0
85.21.237.237
,
пустое
)
про fifo пишут наоборот - что квартус обходит кремниевую ошибку в кристалле - а не наоборот
—
_
(13.03.2007 21:17:49
91.76.50.121
,
пустое
)
Ну да, только ошибка эта в двухпортовом ОЗУ, а не в фифо. Самой логики фифо (счетчики, и т.п.) на кристалле в предразведенном виде нет.
—
SM
(14.03.2007 14:17:53
85.21.237.237
,
пустое
)
ну это кто как называет - а я утпоминал про то что в квартусе глюка нет а обходится только - и вот после коррекции кристалла возникает непонятка как это будет работать либо будут версии в квартусе либо будет опять головная боль - типа этих кристаллов нет поэтому то что у вас работать не будет - а тыркаться то придется преждем чем все это поймешь ;-(
—
_
(14.03.2007 21:08:25
91.76.218.48
,
пустое
)
альтера - виртуальный pin ?
—
_
(06.03.2007 20:22:41
91.76.51.108
, 375 байт)
Например у Xilinx ...
—
zlyh
(09.03.2007 09:11:49
194.186.73.110
, 537 байт)
пример использования виртуальных пинов - инкрементальная компиляция
—
RYury
(07.03.2007 14:24:48
195.131.208.123
,
пустое
)
А зачем при инкрементальной компиляции виртуальные пины??? Все прекрасно работает и инкрементально собирается без их объявления. Достаточно по партициям модули раскидать.
—
SM
(07.03.2007 15:21:32
85.21.237.237
,
пустое
)
использую PLL в котором есть вывод с PLL и который передается в другие блоки - частота 350 мгц - выведите его на виртуальный PIN - у TTL -300 мгц предел - у LVDS 340 мгц - проясните что я не так делаю
—
_
(07.03.2007 14:29:56
62.5.221.210
,
пустое
)
Это пин, для которого нельзя назначить реальную ногу чипа. Но есть вся времянка и внутренняя разводка, и его можно узреть в симуляторе.
—
SM
(06.03.2007 21:29:53
213.208.180.51
,
пустое
)
все дело в том - что не очень понятно почему к нему привязывается физика выода pin если трасса только внутренняя- какой в этом смысл? поэтому на него напримерр нельзя вывести внутренний сигнал с PLL при превышении частоты физики pin. а вывести в симуляторе можно и любой синтезируемый сигнал без привязки к физике pin c внутренней времянкой. поэтому ВОПРОС - для каких целей его специально сделали?
—
_
(07.03.2007 08:11:26
91.76.50.76
,
пустое
)
Потому что это именно pin с точки зрения синтезатора, со всеми его ограничениями. Сделано это специально для симуляции - чтобы оптимизатор не заоптимизировал насмерть какой-то внутренний сигнал, который хочется понаблюдать.
—
SМ
(07.03.2007 09:57:32
80.92.255.53
,
пустое
)
так если он делается чтобы не заоптимизировать то тем более непонятно зачем - ведь его появление повлияет на весь проект - а это не есть правильно - тем более возникает ВОПРОС - зачем он такой нужен? для каких целей
—
_
(07.03.2007 10:41:26
62.5.221.210
,
пустое
)
Виртуальным пином Altera предполагала разрешать проблемы модульного проектирования (+)
—
Andy-P
(07.03.2007 14:26:55
83.218.236.246
, 775 байт)
это все замечательно - только у меня проблема в не понимании в том почему если это внутренний сигнал то почему его параметры ограничиваются фичиским быстродействием выходного пина - или подскажите как обойти предел быстродействия выходного пина- ведь тактовая частота внутри пина может быть выше той которую пропускают входные пины- или подскажите как это понимать
—
_
(07.03.2007 14:33:15
62.5.221.210
,
пустое
)
Ответ: (+)
—
Andy-P
(07.03.2007 14:58:32
83.218.236.246
, 649 байт)
Ответ:
—
_
(07.03.2007 19:33:44
91.76.50.76
, 1095 байт)
В терминологии Altera ...(+)
—
Andy-P
(12.03.2007 12:22:31
83.218.236.246
, 486 байт)
вы неправы - стоит изменить физический принцип pin и все будет работать
—
_
(12.03.2007 23:24:56
91.76.50.196
, 322 байт)
В чем неправ? То, что за external output clock of PLL закреплен реальный вывод (?) – это истина. В сообщении об ошибке у вас как раз именно о нем и речь идет.
—
Andy-P
(13.03.2007 14:56:47
83.218.236.246
,
пустое
)
сообщение об ошибки не соответсвует проекту - поскольку пин виртуальный - а квартус пишет о своем - сделайте себе маленький проект с PLL и посмотрите - многие ваши объяснения пропадут ;-) но появятся другие вопросы ;-(
—
_
(13.03.2007 15:23:8
62.5.221.210
,
пустое
)
Вечером провел следственный эксперимент – тестовый проект (EP2C5Т144I8 + Q61). Сигнал с частотой 400 МHz на обычный пин не развелся, вследствие ограничений по частоте, проект не скомпилировался, а после присвоения ему статуса виртуального пина – все отлично скомпилировалось. Вывод: к виртуальному пину НЕ присваиваются ограничения реального пина.
—
Andy-P
(14.03.2007 11:26:19
83.218.236.246
,
пустое
)
проводите эксперимент дальше - выберите кристал с меньшей скоростью и повторите все тоже самое - вы думаете я это все не проверил прежде чем написать ж-)
—
_
(14.03.2007 21:15:15
91.76.218.48
,
пустое
)
В этом нет необходимости, т.к. уже получен конфликт между невозможностью вывести сигнал на реальный пин и возможностью предписания этого сигнала на виртуальный пин вследствие чего и был сделан вывод выше.
—
Andy-P
(15.03.2007 11:41:46
83.218.236.246
,
пустое
)
уточню - возьмите 7 градацию коммерческую
—
_
(14.03.2007 21:16:36
91.76.218.48
,
пустое
)
Знаете, вы уже не интересуетесь самой проблемой, заданной в своем же вопросе: вы не спрашиваете как у меня это получилось, а только пытаетесь настоять на своем. Поскольку не получилось у вас, значит это невозможно вообще. Все, всегда и сразу поучается только у Господа.
—
Andy-P
(15.03.2007 11:38:56
83.218.236.246
,
пустое
)
я проверял разные случаи и получал до того как вы получили тоже самое и на быстром кристалле - потом получил на медленном то о чем писал - потом читал доки и нашел что в разных годах документации разные частоты клока проверил на допустимость этого - нашел что не делается проверка на допустимость , наешел что не делается с виртуальным пином и об этом уже написал - вы же пытаетесь уличить меня в чем то - я же пытаюсь уточнить что я не понимаю - так что у нас разные цели (+)
—
_
(15.03.2007 12:33:36
62.5.221.210
, 288 байт)
Если введение контрольной точки повлияет на весь проект, то это плохо сделанный проект. Повторяю в последний раз - сделана эта фича для отладки сложных комбинаторных блоков, где нет возможности наблюдать сигналы непосредственно на регистрах.
—
SМ
(07.03.2007 12:55:35
80.92.255.53
,
пустое
)
еще раз повторяю - выведите на этот пин сигнал с PLL больще 350 мгц -- надеюсь это входит в понятие комбинаторной логики ?
—
_
(07.03.2007 14:24:5
62.5.221.210
,
пустое
)
Входит. Но в понятия сигналов, которые можно вывести на пин (какой бы он не был) - не входит.
—
SM
(07.03.2007 15:20:22
85.21.237.237
,
пустое
)
Он обладает ВСЕМИ свойствами обычного пина микросхемы, кроме того, что он виртуальный, т.е. его на самом деле нет.
—
SM
(07.03.2007 15:25:22
85.21.237.237
,
пустое
)
круто - ходим по кругу без намека хоть на чтото из информации вопроса ;-(
—
_
(07.03.2007 21:36:59
91.76.50.76
,
пустое
)
Ну тогда зайдем еще разок :) С точки зрения синтезатора, фиттера, и всех-всех-всех частей квартуса пин он и есть пин. Так сказать пин пнем :) Это такая придуманная альтерой фича. А на пин нельзя выводить клок с PLL. Потому что не предусмотрена такая возможность. Хотите его посмотреть, клок с PLL, смотрите на входах-выходах модулей, еще где нибудь, но не требуйте невозможного, т.е. не предусмотренного разработчиком.
—
SМ
(07.03.2007 22:18:7
80.92.255.53
,
пустое
)
И что касается собственно вопроса - виртуальность пина заключается в том, что он с точки зрения квартуса полноценный пин, но не мапится на реальное железо. А только моделируется. А для трансляции по частям (+)
—
SМ
(07.03.2007 22:21:54
80.92.255.53
, 288 байт)
перечитайте о чем я спрашивал в первом вопросе - а то переливаем из пустого в порожний - все что вы говорите я уже написал в вопросе (+)
—
_
(08.03.2007 12:39:46
91.76.50.12
, 739 байт)
Да, и на Ваш вопрос я более чем конкретно ответил. (+)
—
SМ
(08.03.2007 13:18:53
80.92.255.53
, 125 байт)
ответ- для этого их использовать нельзя по многим причинам
—
_
(08.03.2007 13:47:46
91.76.49.225
,
пустое
)
Я пока ни одной не встретил, занимаясь прототипированием заказных ИМС. И успешно использую их в качестве контрольных точек.
—
SМ
(08.03.2007 19:43:12
80.92.255.53
,
пустое
)
пример я вам уже привел - отрицать его это дело вкуса ;-)
—
_
(08.03.2007 21:50:10
91.76.51.40
,
пустое
)
Сигнал в Вашем примере не является внутренним сигналом комбинаторной схемы, поэтому вполне логично, что при помощи механизма виртуальных пинов его наблюдать нельзя. Для сигналов на входах и выходах внутренних блоков есть другие средства.
—
SМ
(09.03.2007 14:33:41
80.92.255.53
,
пустое
)
А какие я могу принести идеи, если такая функциональность заложена разработчиком? Если хотите, в принципе можно отломать ему эту проверку на частотку хакерскими методами, как в свое время делал для distance rule обычных и LVDS-пинов.
—
SМ
(08.03.2007 13:14:56
80.92.255.53
,
пустое
)
Бли@ть, установил 6.1 Квартус. Кто скажет как можно распечатать вид сверху плисины с именами цепей и номерами пинов
—
tivocr
(06.03.2007 17:47:18
195.5.12.10
, 116 байт)
Timing closure floorplan кем был тем и остался.
—
SМ
(07.03.2007 23:04:0
80.92.255.53
,
пустое
)
Что нового в ИСЕ 9 ? И мож кто скинет ссылочку для скачивания на мыло?
—
axalay
(06.03.2007 13:19:20
212.5.127.53
,
пустое
)
На мыло 3 гига? Лучше ещё разок попиоть вместе и забрать ИСЕ 9.1 на болванке.
—
тот самый...
(06.03.2007 17:28:44
80.92.102.210
,
пустое
)
Ответ: Ок! После этого самого ужасного праздника в году... :)
—
axalay
(07.03.2007 10:37:21
212.5.127.53
,
пустое
)
Вообще-то 8.2 сп3 неплох.В 9.1 сп2 пока глюков незаметил.
—
тот самый...
(06.03.2007 17:30:22
80.92.102.210
,
пустое
)
На электрониксе RobFPGA обругал 9.1 сп2 (ссыл)
—
тот самый...
(06.03.2007 17:39:36
80.92.102.210
,
пустое
,
ссылка
)
А сам читал? Чувак ламер, чепуху говорит.
—
Dr_Alex
(07.03.2007 09:36:19
213.33.211.66
,
пустое
)
Ответ: Нука поподробнее - на в чем чепуха ?
—
RobFPGA
(07.03.2007 14:07:54
80.249.229.186
,
пустое
)
Если раньше ИСЕ нормально разводил неправильный нетлист, то это неправильно. Даже хорошо что от этой затеи (исправлять чужие ошибки) постепенно отказываются (?).. В будущем это поможет избежать большой путаницы и проблем. И обвинять пакет в этом - чепуха..
—
Dr_Alex
(07.03.2007 16:34:49
213.33.211.66
,
пустое
)
Ответ: Если раньше ISE нормально разводил "неправильный" нетлист и при этом НЕ ругался!
—
RobFPGA
(07.03.2007 18:29:46
80.249.229.186
, 1003 байт)
Господа, намыльте или залейте на zalil.ru файл drop33.zip из папки idata от дистрибутива ИСЕ9.1!!!
—
Тот самый
(05.03.2007 13:57:52
80.92.102.210
,
пустое
)
Проблема решена, инсталляция пакета проходит со второго раза.
—
тот самый...
(06.03.2007 17:31:37
80.92.102.210
,
пустое
)
Разный софт. Отвечу на e-mail.
—
Vlad_23
(05.03.2007 13:44:18
213.234.235.98
, 19 байт,
ссылка
)
Привет Всем.USBN9603/4 microwire/plus побеждал кто нибудь?
—
sam
(05.03.2007 11:32:15
212.192.162.30
, 322 байт)
Ответ: Сам разобрался.
—
sam
(05.03.2007 12:55:33
212.192.162.30
, 114 байт)
Пользовал моделсим 5.7 ХЕ стартер, теперь сменил комп, моделсим отказыватся работать, говорит не тот хост или заглушка выпала. Помогите решить проблему, плиз!
—
Aalex
(05.03.2007 09:53:40
195.5.12.10
,
пустое
)
"ХЕ Стартер" то перерегистрируй официально да и всё.
—
zlyh
(06.03.2007 08:26:0
194.186.73.110
,
пустое
)
На известном фтп объявился апдейт к виндовозному квартусу 6.1 для III-го циклона. CIII.zip
—
SÐ
(04.03.2007 14:08:18
80.92.255.53
,
пустое
)
Предлагаем обучение ModelSIM.
—
haredare
(03.03.2007 00:55:53
89.113.75.251
, 238 байт)
И всего за один день учат попадать курсором на иконку моделсима и дважды щелкать кнопкой мышки!
—
Gate
(03.03.2007 18:15:47
88.201.128.78
,
пустое
)
Vlad_23: вид сбоку.
—
Doka
(03.03.2007 15:25:38
89.178.40.119
, 1 байт)
Самопальный LPT-программатор для ксалинкса потдерживает чипскоп али нет?:)
—
axalay
(02.03.2007 17:48:27
212.5.127.53
,
пустое
)
Да. (но не официально)
—
zlyh
(02.03.2007 18:26:26
194.186.73.110
,
пустое
)
А есть ли ресурс типа avr123 - ПЛМ певые шаги. Моргаем светодиодом. ? ;)
—
Mty
(02.03.2007 16:23:46
195.34.23.90
,
пустое
)
Есть, конечно (+)
—
vinogradov aleksei
(03.03.2007 11:03:12
82.207.17.76
, 40 байт)
А вот еще (+)
—
vinogradov aleksei
(03.03.2007 11:03:58
82.207.17.76
, 23 байт)
Вряд-ли. Так как простую схему можно нарисовать в схемном редакторе на привычных логических элементах, и она заработает...
—
SM
(02.03.2007 17:27:38
85.21.237.237
,
пустое
)
Может в хелпе быть что-то типа "Design flow" пошагово расписано как создавать/симулировать/прошивать (-)
—
misyachniy
(02.03.2007 18:04:8
83.218.237.86
,
пустое
)
Проблема с Xilinx 8.2i
—
thelivefan
(01.03.2007 21:11:58
91.92.204.151
, 175 байт)
Ответ: Было такое. См внутри
—
jaws64
(02.03.2007 12:16:57
62.205.171.181
, 344 байт)
Ответ:
—
thelivefan
(05.03.2007 21:12:56
91.92.204.118
, 50 байт)
Генерю pll ксайлинковским визардом 8.1.03i меняю коэффициенты умножения в альдеке только на 4 умножает, другие не действуют, 4 было выставлено при первой генерации.В чем дело?
—
discreet
(01.03.2007 14:29:55
83.102.250.34
,
пустое
)
Проблема заключается в Reset
—
L_Konstantin
(05.03.2007 14:02:39
193.125.41.20
, 365 байт)
Ответ: Но у меня при функциональном моделировании не получается, вот в чем дело
—
discreet
(05.03.2007 17:50:43
83.102.250.34
,
пустое
)
попробуйте таки и в функциональном моделировании при изменении параметров произвести Reset.
—
L_Konstantin
(06.03.2007 07:23:34
193.125.41.20
, 130 байт)
Ответ: Попробуй в вериложный исходник вообще никаких параметров не вставлять, а задать их через UCF-файл, включив в него строчки из UCF-a , сгенеренного визардом. У меня так работает.
—
jaws64
(01.03.2007 17:37:32
62.205.171.181
,
пустое
)
Ответ: А ты в проект воткни сгенеренный верилог или вхдл (а не ту лобуду) - и правь вручную.
—
axalay
(01.03.2007 14:35:47
212.5.127.53
,
пустое
)
Ответ: я и включаю верилог и параметры там изменены как мне надо байда таже самая умножение на 4. не пойму что за фигня
—
discreet
(01.03.2007 14:43:54
83.102.250.34
,
пустое
)
Ответ: А попробуй удали из папки все остальные файлы с этим названием....чем шайтан не шутит
—
axalay
(01.03.2007 15:48:15
212.5.127.53
,
пустое
)
Ответ: все наглухо удаляю генерю снова такая же хрень, что самое интересное, что коэффициент тот который я в самый первый раз задал
—
discreet
(01.03.2007 16:10:43
83.102.250.34
,
пустое
)
Ищу Munich 256 V2.2. Errata Sheet
—
lutik
(01.03.2007 12:57:38
195.114.135.114
, 224 байт)
Отправил
—
Victor®
(03.03.2007 14:32:57
195.46.37.133
,
пустое
)
премного дякую.. получил, но (+)
—
lutik
(05.03.2007 12:25:39
195.114.135.114
, 287 байт)
Сдох SPARTAN3. Без всяких видимых причин. Может у кого бывало.
—
jaws64
(28.02.2007 21:31:4
82.148.20.6
, 306 байт)
Было подобное с двумя VirtexIIPro. Работал, а потом закорачивало на землю и начинали сильно грется.
—
cms
(01.03.2007 17:42:15
212.12.67.120
, 185 байт)
Дак этта.. Почему решили что кз в С3? Есть ведь ещё сама плата, куча конденсаторов и, наконец, сами импульсники.. У меня тоже плата на 3с2000 с тпсами 543хх давно работает.. :-о
—
Dr_Alex
(01.03.2007 09:23:57
213.33.211.66
,
пустое
)
Ответ: Точно ПЛИСка. Если подать питание извне и потихоньку повышать ток, то греться начинает.
—
jaws64
(01.03.2007 09:34:7
62.205.171.181
,
пустое
)
Видимо вам крупно повезло.. Наплюйте и забудьте..
—
Dr_Alex
(01.03.2007 09:49:4
213.33.211.66
,
пустое
)
почему в виртексе 4 не получается в одном банке LVDS_25 и LVCMOS_25 ?
—
yes
(28.02.2007 15:53:23
87.236.81.130
, 104 байт)
Может быть там (+)
—
SM
(28.02.2007 17:11:15
85.21.237.237
, 282 байт)
с бубном попрыгал (перебрал разные варианты описания, без патченья тулзов) - завелось
—
yes
(01.03.2007 12:35:30
87.236.81.130
,
пустое
)
Коллеги по XILINX (XC95xxxXL + Foundation Ser) - Не лезет проект в камень, - подскажите
—
Oldmanoff
(28.02.2007 12:48:51
62.117.76.21
, 21401 байт)
:
—
Iason
(12.05.2007 00:42:32
200.67.30.248
, 9 байт,
ссылка
,
картинка
)
:
—
Crist
(09.05.2007 14:19:22
68.104.150.203
, 15 байт,
ссылка
,
картинка
)
:
—
Photios
(09.05.2007 11:29:42
67.177.170.212
, 18 байт,
ссылка
,
картинка
)
:
—
Gregorios
(09.05.2007 01:49:20
24.184.232.55
, 11 байт,
ссылка
,
картинка
)
:
—
Aniketos
(08.05.2007 16:58:35
67.176.59.198
, 9 байт,
ссылка
,
картинка
)
:
—
Kyriakos
(08.05.2007 13:04:44
64.140.246.145
, 12 байт,
ссылка
,
картинка
)
:
—
Kypros
(07.05.2007 09:40:43
82.207.96.25
, 12 байт,
ссылка
,
картинка
)
:
—
Constandinos
(07.05.2007 05:54:0
67.185.158.134
, 11 байт,
ссылка
,
картинка
)
:
—
Philippos
(06.05.2007 23:33:53
221.142.234.186
, 18 байт,
ссылка
,
картинка
)
:
—
Philippos
(06.05.2007 17:53:53
172.188.178.143
, 18 байт,
ссылка
,
картинка
)
:
—
Eleni
(06.05.2007 13:50:50
219.103.54.116
, 11 байт,
ссылка
,
картинка
)
:
—
Grigoris
(06.05.2007 12:27:47
24.170.169.220
, 9 байт,
ссылка
,
картинка
)
:
—
Giannis
(05.05.2007 15:43:22
80.132.100.150
, 9 байт,
ссылка
,
картинка
)
:
—
Laurentios
(05.05.2007 00:02:6
220.194.47.120
, 9 байт,
ссылка
,
картинка
)
:
—
Antonis
(04.05.2007 22:15:45
201.15.212.10
, 8 байт,
ссылка
,
картинка
)
:
—
Antonis
(04.05.2007 22:15:7
200.140.64.215
, 8 байт,
ссылка
,
картинка
)
:
—
Evripides
(04.05.2007 21:45:21
69.183.25.33
, 9 байт,
ссылка
,
картинка
)
:
—
Halu
(04.05.2007 18:06:4
71.203.227.213
, 8 байт,
ссылка
,
картинка
)
:
—
Marios
(04.05.2007 16:38:0
172.189.252.178
, 9 байт,
ссылка
,
картинка
)
:
—
Evagelos
(04.05.2007 08:53:40
201.48.11.24
, 11 байт,
ссылка
,
картинка
)
:
—
Sebastianos
(04.05.2007 06:45:25
68.248.88.56
, 11 байт,
ссылка
,
картинка
)
:
—
Manolis
(29.04.2007 16:35:27
71.59.177.130
, 12 байт,
ссылка
,
картинка
)
:
—
Kalinikos
(29.04.2007 15:09:33
81.56.92.122
, 9 байт,
ссылка
,
картинка
)
:
—
Thanasis
(29.04.2007 10:06:52
70.228.68.149
, 9 байт,
ссылка
,
картинка
)
:
—
Myron
(28.04.2007 09:50:57
222.238.52.87
, 14 байт,
ссылка
,
картинка
)
:
—
Costa
(27.04.2007 19:57:57
61.198.86.186
, 11 байт,
ссылка
,
картинка
)
:
—
Christodoulos
(27.04.2007 14:54:42
201.17.33.68
, 11 байт,
ссылка
,
картинка
)
:
—
Thanos
(27.04.2007 02:13:14
71.90.167.181
, 8 байт,
ссылка
,
картинка
)
:
—
Kosmas
(26.04.2007 20:46:27
222.238.146.188
, 9 байт,
ссылка
,
картинка
)
:
—
Leandros
(26.04.2007 16:47:31
200.244.7.69
, 11 байт,
ссылка
,
картинка
)
:
—
Alexis
(26.04.2007 15:34:16
68.201.223.200
, 18 байт,
ссылка
,
картинка
)
:
—
Nico
(26.04.2007 13:00:6
61.17.180.56
, 18 байт,
ссылка
,
картинка
)
:
—
Alexis
(26.04.2007 08:08:55
201.14.46.139
, 11 байт,
ссылка
,
картинка
)
:
—
Apostolis
(25.04.2007 19:15:59
84.57.56.156
, 18 байт,
ссылка
,
картинка
)
:
—
Panayotis
(25.04.2007 15:53:57
172.202.102.46
, 11 байт,
ссылка
,
картинка
)
:
—
Thrasyvoulos
(25.04.2007 14:15:44
71.174.54.98
, 8 байт,
ссылка
,
картинка
)
:
—
Aniketos
(25.04.2007 06:59:43
212.62.46.202
, 9 байт,
ссылка
,
картинка
)
:
—
Yanni
(24.04.2007 23:31:2
201.245.229.14
, 9 байт,
ссылка
,
картинка
)
:
—
Stavros
(24.04.2007 21:48:37
70.130.146.26
, 11 байт,
ссылка
,
картинка
)
:
—
Eleni
(24.04.2007 12:36:6
221.170.141.208
, 8 байт,
ссылка
,
картинка
)
:
—
Tzannas
(24.04.2007 09:10:13
200.244.7.103
, 9 байт,
ссылка
,
картинка
)
:
—
Tzannas
(24.04.2007 09:10:8
84.191.93.142
, 9 байт,
ссылка
,
картинка
)
:
—
Odysseus
(23.04.2007 19:01:8
172.200.6.189
, 14 байт,
ссылка
,
картинка
)
:
—
Alexios
(23.04.2007 17:25:3
201.48.125.141
, 11 байт,
ссылка
,
картинка
)
:
—
Savvas
(23.04.2007 05:55:35
201.221.217.165
, 8 байт,
ссылка
,
картинка
)
:
—
Iacovos
(23.04.2007 00:38:9
70.247.39.229
, 8 байт,
ссылка
,
картинка
)
Ответ: Попробуйте покрутить следующие настройки фиттера: Collapsing Input Limit и Collapsing Pterm Limit
—
Kostik
(01.03.2007 09:31:7
217.118.66.57
, 211 байт)
Детально не смотрел Вашу распечатку, но из общих соображений могу сказать, что есть еще и такой способ +
—
iosifk.
(01.03.2007 09:12:47
62.16.102.166
, 272 байт)
Ответ: Обычно причина этому распиновка на ранней стадии
—
vitus_strom
(28.02.2007 17:07:26
80.95.102.226
,
пустое
)
Бывает. Попробуйте отсинтезить, скажем, синплифаем, или хотя б поменять какие-нить опции синтеза..
—
Dr_Alex
(28.02.2007 13:39:28
213.33.211.66
,
пустое
)
А поподробнее, плз! Я уже пробовал выбирать ручные опции в Implementation Options - Optimization Style - результат тот же, главное - я не чувствую критерия, чтобы оценить - в правильном ли направлении двигаюсь, меняя опции.
—
Oldmanoff
(28.02.2007 13:49:43
62.117.76.21
,
пустое
)
Ничё осмысленного предложить не могу. Просто результат синтеза зависит от случайных факторов. Можете ещё в исходниках чё-нибудь поменять. И конечно, необходимо поставить ISE и синплифай.
—
Dr_Alex
(28.02.2007 14:06:56
213.33.211.66
,
пустое
)
Кто-нибудь пробовал Lattice ECP2M и PCIe? - какие впечатления?
—
PicoDev
(28.02.2007 05:05:58
24.82.14.170
,
пустое
)
PCIe шагает по планете... over fiber однако... (в предыдущем забыл ссылку)
—
PicoDev
(28.02.2007 05:00:37
24.82.14.170
,
пустое
)
Ответ: не не забыл. Просто не показывает... :-((
—
PicoDev
(28.02.2007 05:02:5
24.82.14.170
, 18 байт,
ссылка
)
burst write в SDRAM????
—
visgames
(27.02.2007 20:51:7
91.124.128.219
, 207 байт)
Ответ: Следующей командой вроде должна идти BURST TERMINATE
—
axalay
(28.02.2007 09:53:50
212.5.127.53
,
пустое
)
Quartus 6.1
—
Константин
(27.02.2007 19:11:30
192.168.12.1
, 68 байт)
Подскажите где в квартусе указать, чтобы он при компиляции рассматривал тока те модули, которые есть в проекте (top level entity), а не матерился на файлы, которые add, но не используются
—
axalay
(27.02.2007 13:46:13
212.5.127.53
,
пустое
)
А как же он узнает, где описаны какие модули, не просмотрев все файлы? :) К именам файлов никаких требований не предъявляется, это не AHDL
—
SM
(27.02.2007 15:13:31
213.208.180.51
,
пустое
)
Ответ: В ISE к примеру (хоть я и не сторонник коего) дерево проекта строится сразу - еще до компиляции. Потому что оно очевидно
—
axalay
(27.02.2007 15:53:57
212.5.127.53
,
пустое
)
До компиляции дерево не может быть очевидно (+)
—
SM
(27.02.2007 15:59:16
213.208.180.51
, 83 байт)
Ответ: ну не най... я не вижу ничего неочевидного. бум терпеть это в квартусе.
—
axalay
(27.02.2007 16:02:29
212.5.127.53
,
пустое
)
Ответ: Если он знает топовый модуль, то начав с него можно же дерево проекта сначала соорудить и анализировать тока те файлы
—
axalay
(27.02.2007 15:48:57
212.5.127.53
,
пустое
)
Да, только ведь (+)
—
SM
(27.02.2007 15:56:34
213.208.180.51
, 762 байт)
Ответ: Ну эт не совсем так... Возьмите ISE и откройте там любой проект и сразу же увидите дерево проекта. А еще не было ни одной компиляции.
—
axalay
(27.02.2007 16:01:13
212.5.127.53
, 130 байт)
Ну значит он их втихаря чуток компилирует :) Ну скажите мне, как можно (+)
—
SM
(27.02.2007 16:12:35
213.208.180.51
, 133 байт)
Ответ: А если начать с топа и далеевниз - то мона же исключить анализ тех файлов, которые не входят в дерево
—
axalay
(27.02.2007 16:22:59
212.5.127.53
, 97 байт)
Разница в том, что можно сказать какие модули подключены, а не какие файлы :) У Вас всегда имя файла и имя модуля совпадают? У меня например (+)
—
SM
(27.02.2007 16:40:1
213.208.180.51
, 176 байт)
Ответ: :) ну я совсем забыл то что мона пихать кучу модулей в один файл - мне такое не понравилось и я забыл о нем
—
axalay
(27.02.2007 16:35:3
212.5.127.53
,
пустое
)
подскажите как открыть *.adb файл созданный в Actel Designer 3.1.
—
student_andrew
(27.02.2007 11:29:42
195.58.231.148
, 108 байт)
Xilinx: Внутренняя flash memory for configuration (+)
—
&Rez
(27.02.2007 09:19:22
82.135.200.237
, 43 байт,
ссылка
)
FPGA Spartan-3AN.
—
&Rez
(27.02.2007 09:27:2
82.135.200.237
,
пустое
)
Cyclone II - проблема !
—
vadamenko
(26.02.2007 22:07:3
62.80.187.132
, 1076 байт)
Предварительная причина:
—
vadamenko
(27.02.2007 17:59:2
62.80.187.132
, 148 байт)
А в PCB и пайке BGA полностью уверены?
—
Builder
(27.02.2007 13:45:42
81.25.47.235
,
пустое
)
Плата 8-слойка, 2 слоя земли, схема и разводка проверены, эффект повторяется на 3 платах
—
vadamenko
(27.02.2007 15:26:38
62.80.187.132
,
пустое
)
Плата 8-слойка, 2 слоя земли, схема и разводка проверены, эффект повторяется на 3 платах
—
vadamenko
(27.02.2007 15:26:10
62.80.187.132
,
пустое
)
Плата 8-слойка, 2 слоя земли, схема и разводка проверены, эффект повторяется на 3 платах
—
vadamenko
(27.02.2007 15:25:36
62.80.187.132
,
пустое
)
А все внешние подвесы-подтяги всех нужных ног в норме? Потому как чудес все таки не бывает.
—
SM
(27.02.2007 15:27:38
213.208.180.51
,
пустое
)
По косвенным оценкам - все в норме.
—
vadamenko
(27.02.2007 16:02:29
62.80.187.132
,
пустое
)
Значит не все. Скорее всего или жтаг недоподтянут, или ноги режима конфигурации...
—
SM
(27.02.2007 16:14:4
213.208.180.51
,
пустое
)
JTAG в норме. ПЛИС грузится и через него, и в PS.
—
vadamenko
(27.02.2007 16:25:57
62.80.187.132
,
пустое
)
Так подвесы как раз начинают играть роль когда JTAG не активен. И могут вызвать глюки. А когда JTAG активен, там и без подвесов все в порядке с уровнямию.
—
SM
(27.02.2007 16:41:13
213.208.180.51
,
пустое
)
Подвесы по рекомендованой схеме PullUp TMS TDI PullDown TCK 10k
—
vadamenko
(27.02.2007 17:18:40
62.80.187.132
,
пустое
)
А на ногах режима загрузки? А собственно на nStatus, nConfig и conf_done? Может их кого куда коротнуло?
—
SM
(27.02.2007 17:28:51
213.208.180.51
,
пустое
)
Ответ:
—
vadamenko
(27.02.2007 17:51:32
62.80.187.132
, 75 байт)
Танцы с бубнами ... :-(
—
PicoDev
(27.02.2007 05:30:27
24.82.14.170
,
пустое
)
Ответ:
—
SAZH
(26.02.2007 22:18:37
91.122.18.136
, 35 байт)
Неужели версия картуса может как-то повлиять на какие-то неодуплимые глюки, связанные с nstatus и nconfig, да еще и при незагруженной ПЛИС?
—
SМ
(27.02.2007 03:10:42
80.92.255.53
,
пустое
)
Ответ:
—
SAZH
(27.02.2007 20:43:36
91.122.81.46
, 29 байт)
PCIe шагает по планете... over fiber однако...
—
PicoDev
(26.02.2007 05:34:25
24.82.14.170
,
пустое
)
Новое сообщение
|
Главная страница
|
Раздел "Электроника"
|
Карта сайта
|||
FAQ по конференции (на общественных началах)
Web
telesys.ru