Телесистемы
 Разработка, производство и продажа радиоэлектронной аппаратуры
На главную   | Карта сайта | Пишите нам | В избранное
Требуется программист в Зеленограде
- обработка данных с датчиков; ColdFire; 40 тыс.
e-mail:jobsmp@pochta.ru

Телесистемы | Электроника | Конференция «Программируемые логические схемы и их применение»

Ответ:

Отправлено _ 07 марта 2007 г. 19:33
В ответ на: Ответ: (+) отправлено Andy-P 07 марта 2007 г. 14:58

Error: Output pin "fc0mhz" (external output clock of PLL "altpll0:generator|altpll:altpll_component|pll") uses I/O standard LVDS, has current strength Maximum Current, output load 0pF, and output clock frequency of 360 MHz, but target device can support only maximum output clock frequency of 340 MHz for this combination of I/O standard, current strength and load
Error: Can't fit design in device
или
Error: Output pin "fc0mhz" (external output clock of PLL "altpll0:generator|altpll:altpll_component|pll") uses I/O standard 3.3-V LVTTL, has current strength 24mA, output load 0pF, and output clock frequency of 360 MHz, but target device can support only maximum output clock frequency of 300 MHz for this combination of I/O standard, current strength and load
Error: Can't fit design in device

не позволяет траслировать проект кусочками это конечно все обходится
но мне казалось что виртуальный пин и должен быть решить эту проблему
но оказалось что он совсем не виртуальный - а совершенно полноценный !!!
либо я чтото не понимаю ;-( о чем я и пытался спросить ;-(


Составить ответ | Вернуться на конференцию

Ответы


Отправка ответа
Имя*: 
Пароль: 
E-mail: 
Тема*:

Сообщение:

Ссылка на URL: 
URL изображения: 

если вы незарегистрированный на форуме пользователь, то
для успешного добавления сообщения заполните поле, как указано ниже:
при вычитании трёх из шести получится:

Перейти к списку ответов | Конференция | Раздел "Электроника" | Главная страница | Карта сайта

Rambler's Top100 Рейтинг@Mail.ru
 
Web telesys.ru