Разработка, производство и продажа радиоэлектронной аппаратуры
|
Карта сайта
|
Пишите нам
|
В избранное
Требуется программист в Зеленограде
- обработка данных с датчиков; ColdFire; 40 тыс.
e-mail:
jobsmp@pochta.ru
Телесистемы
|
Электроника
|
Конференция «Программируемые логические схемы и их применение»
для UART - когда сигнал сэмплируется в 8,16 и т.д. раз чаще бит-интервала, старт бит фильтруется дальше мажоритарно из середины интервала
Отправлено
yes
23 января 2007 г. 15:34
В ответ на:
а на вход UART-а (ну или любого другого медленного асинхронного - например GPIO) ставите защиту от метастабилити? (в ПЛИС или в АЗИК)
отправлено <font color=gray>yes</font> 23 января 2007 г. 11:48
казалось что метастабильность может только на 1/8,1/16 и т.д. добавлять сдвиг точек сэмплирования (так же как и фильтр против нее)
вроде смысла нет фильтровать
Составить ответ
|
Вернуться на конференцию
Ответы
Вы скорость не скрывайте, огласите....
—
SМ
(24.01.2007 11:13:45
213.141.133.66
,
пустое
)
uart - до 1 мегабита(920кбод), тактовая входная 20-200МГц в зависимости от имплементации
—
yes
(24.01.2007 14:45:37
87.236.81.130
,
пустое
)
Тут ведь вот что еще (+)
—
SM
(25.01.2007 15:53:54
85.21.237.237
, 467 байт)
Можно через один триггер пропустить. Но не обязательно. Как я понимаю семплирование идет с частотой мегагерц 10-16 максимум (мажорирование есть?), а это не те частоты, где Tmet+Tpd+Tsu превышает Tclk
—
SМ
(25.01.2007 00:35:36
213.141.133.66
,
пустое
)
Отправка ответа
Имя*:
Пароль:
E-mail:
Тема*:
Сообщение:
Ссылка на URL:
URL изображения:
если вы незарегистрированный на форуме пользователь, то
для успешного добавления сообщения заполните поле, как указано ниже:
сложите 2 и 3:
Перейти к списку ответов
|
Конференция
|
Раздел "Электроника"
|
Главная страница
|
Карта сайта
Web
telesys.ru