[an error occurred while processing this directive]
Ну кто Вам сказал такую чушь? Память и в ПЛИСах, и в азиках, и везде на КМОП-технологии устроена примерно одинаково (+)
(«Телесистемы»: Конференция «Программируемые логические схемы и их применение»)

миниатюрный аудио-видеорекордер mAVR

Отправлено SM 12 сентября 2006 г. 20:27
В ответ на: Ответ: Его можно сделать в азике. Но формально говоря, в эту память можно писать одновременно. Ну в К155ТМ2 можно было подать сигналы R и S одновременно. И тут можно. отправлено Artem-1.6E-19 12 сентября 2006 г. 20:15

стандартная ячейка из 4-х слабых полевиков с перекрестными связями, ключи, подключающие прямой и инверсный вход/выходы ячейки на линии чтения-записи, усилители считывания на каждой из таких пар линий, и мощные драйверы записи. Если надо записать единицу, а в ячейке ноль, то драйвер "пересиливает" входо-выход ячейки, и она перебрасывается в состояние "1". Ну и наоборот, если ноль записать надо, а в ячейке один. Принцип работы ячейки - точь в точь как "bus holder" на пинах микросхем - пока мощный драйвер шину питает - на шине сигнал с драйвера. Как только все в третьем состоянии - на шине то, что было последним.

А теперь представьте себе, что с двух портов подключились два мощных драйвера, на одном 0, на втором 1 - в результате сквозняк, всё греется, а что запишется, никто не знает.

Составить ответ  |||  Конференция  |||  Архив

Ответы


Отправка ответа
Имя (обязательно): 
Пароль: 
E-mail: 

Тема (обязательно):
Сообщение:

Ссылка на URL: 
Название ссылки: 
URL изображения: 


Rambler's Top100 Рейтинг@Mail.ru
Перейти к списку ответов  |||  Конференция  |||  Архив  |||  Главная страница  |||  Содержание