[an error occurred while processing this directive]
|
Можно по другому. Если наглядно нарисовать символьный элемент. Разбить его на части. Одна - питание; вторая загрузочная, глобальные клоки и пины двойного назначения; третья и последующие(банки) - контакты ввода вывода (эквивалентные пины). В лоб все набросали на эти банки в схеме и разрешили перебрасывать связи на эквивалентных пинах в соответствии со стратегией разводки. На FPGA тоже не надо ограничивать работу разводчика номерами пинов. Все потом нормально ляжет по окончании проекта. Естественно к моменту выхода на производство у Вас должен быть готовый проект.
Даже если промахнетесь на несколько цепей, всегда можно откатить назад.
E-mail: info@telesys.ru