[an error occurred while processing this directive]
Оптический интерфейс 622Мбит/с в Циклонах без внешних PLL/сериалайзеров - реально? (+)
(«Телесистемы»: Конференция «Программируемые логические схемы и их применение»)

миниатюрный аудио-видеорекордер mAVR

Отправлено MobyDick 22 декабря 2005 г. 15:08

Есть необходимость поэкономить и место на плате, и средства (Стратиксы просьба не предлагать).

При использовании в Циклоне-2 компонентов аltddio_out или аltlvds_tx (которые позволяют при тактировании на половинной частоте - 311МГц - получить поток данных 622Мбит/с) по результатам симуляции на выходе матрицы между одинаковыми соседними битами наблюдаются выбросы ~150пс (весьма ощутимые на столь высоких скоростях). Что интересно - только для матриц с индексами -6 и -7; для -8 они отсутствуют.
Подача такого сигнала непосредственно на оптический передатчик, как мне кажется, приведёт, как минимум, к существенному росту джиттера в оптике.

Собственно, вопросы:
1) Использовал ли кто-нибудь подобную схему включения (необязательно именно с оптикой)? Действительно ли имеют место эти выбросы? Если да, насколько они ухудшают параметры сигнала?
2) Посоветуйте сериалайзер (2:1 или 4:1, в крайнем случае 8:1) со встроенной PLL на 155/622МГц или связку СDR+SЕRDES на те же частоты, которые можно непосредственно (без преобразователей интерфейса) подключить к Циклону, и подешевле, чем VSС8117(~70$)

Составить ответ  |||  Конференция  |||  Архив

Ответы


Отправка ответа

Имя (обязательно): 
Пароль: 
E-mail: 
NoIX ключ Запомнить

Тема (обязательно):
Сообщение:

Ссылка на URL: 
Название ссылки: 

URL изображения: 


Rambler's Top100 Рейтинг@Mail.ru
Перейти к списку ответов  |||  Конференция  |||  Архив  |||  Главная страница  |||  Содержание

E-mail: info@telesys.ru