[an error occurred while processing this directive]
|
Логично предположить, что технологии для Cyclone & Startix похожие. Но схемы разные, возможностей в PLL Stratix больше и параметры у последнего лучше.
Еще раз взял мегавизард и перепроверил – у меня N=2 при условиях:
Софт: Quartus4.2+SP1
Функция: altpll
Девайс: Cyclone, speed grade -7
Режим: no compensation
Сдвиг фазы: 45градусов
Duty Cycle: 50%
Fin: 225MHz
Fout: 225MHz
На странице мегавизарда (5 из 8) «Clock0» открывается окно по кнопке More Detail, где:
N=2, (!!!!!!)
M=8
C0 post-scail counter=4
VCO frequency=900MHz
При таких цифрах действительно получается Fout=(225MHz /2) * 8 /4 =225MHz
Очень прошу проверьте, возможно столкнете меня с этого камня преткновения.
«Только нафиг это надо»
Для захвата приемником LVDS входной такт, сопровождающий сигнал, должен быть сдвинут на середину окна семплирования данных. Никак, кроме PLL (пусть даже в режиме 1/1) этого не сделать.
E-mail: info@telesys.ru