[an error occurred while processing this directive]
вопрос по Altera MAX3000A
(«Телесистемы»: Конференция «Программируемые логические схемы и их применение»)

миниатюрный аудио-видеорекордер mAVR

Отправлено urri 10 ноября 2004 г. 21:40

Есть проект на MAX3128. Проект использует 2 глобольных клока. Интересное возникает когда начинаешь назначать этим клокам пины. Если расставлять пины вручную, то совершенно не имеет значения как назначил (GCLK или просто произвольный IO). Tsu, Tco, Th, Fmax будут абсолютно одинаковыми. Если разрешить Quartus самому назначать клок, то времянка немного отличается : Tsu столо похуже, Tco получше, Fmax на пару мегагерц быстрее. НО пины назначаются вовсе не GCLK а обычные IO.
Зачем же тогда нужны GCLK в CPLD ???
ЗЫ проект полностью синхронный, разные клоки в схеме практически не пересекаются

Составить ответ  |||  Конференция  |||  Архив

Ответы


Отправка ответа

Имя (обязательно): 
Пароль: 
E-mail: 

Тема (обязательно):
Сообщение:

Ссылка на URL: 
Название ссылки: 

URL изображения: 


Перейти к списку ответов  |||  Конференция  |||  Архив  |||  Главная страница  |||  Содержание  |||  Без кадра

E-mail: info@telesys.ru