[an error occurred while processing this directive]
вопрос по идеологическим и методологическим основам симуляции сигнальных процессоров (+)
(«Телесистемы»: Конференция «Цифровые сигнальные процессоры (DSP) и их применение»)

миниатюрный аудио-видеорекордер mAVR

Отправлено Doka 24 октября 2005 г. 17:12

суть задачи: надоело вести параллельно два проекта - один боевой, для камня, а другой для программной симуляции в симуляторе.
.
уж очень монотонная и неблагородная работа туда-сюда код таскать для отлаживания.
.
хотелось бы один проект, а насторйки определять через теже #define
но как просимулировать периферию?!.. т.е. опять же теже прерывания, UART ., McBSP (DAC, ADC) ..
..т.е. какие-то вещи сделаны.. в симуляторе написаны процеуры-надстройки, которые подсовывают данные в массив входных данных АЦП, отдельно замкнут UART .. т.е. отлаживать можно, но все поодиночке, а хотелось бы все в комплексе с минимальными изменениями в проекте( при переходе от камня к прог.симулятору) ... интересует именно комплекснаЯ отладка алгоритма, а не аппаратных модулей, но часть ,касающуюся их тоже не хотелось бы изменять, дабы не разрушать целостности проекта, если ли какие-нить встроенные средства CCS либо какие-то другие приемы (ведь при отладки HDL-проекта используются надстройки - тестбенчи, которые не влезают во снутренности проекта и не меняют его функциональности), позволяющие наиболее полно сохранить боевой проект при симуляции на РС ?!
(из симуляции железячных фугкций требуются фактически только UART, McBSP (DAC, ADC) - т.е. принял пакет по UART, закодировал, отправил в АЦП - и обратное)
PS: текущий процессор: С5502

Составить ответ  |||  Конференция  |||  Архив

Ответы


Отправка ответа

Имя (обязательно): 
Пароль: 
E-mail: 
NoIX ключ Запомнить

Тема (обязательно):
Сообщение:

Ссылка на URL: 
Название ссылки: 

URL изображения: 


Перейти к списку ответов  |||  Конференция  |||  Архив  |||  Главная страница  |||  Содержание  |||  Без кадра

E-mail: info@telesys.ru