[an error occurred while processing this directive]
источник клока для PLL (ТМС320C6713) ...
(«Телесистемы»: Конференция «Цифровые сигнальные процессоры (DSP) и их применение»)

миниатюрный аудио-видеорекордер mAVR

Отправлено BT 26 октября 2004 г. 05:37

Хочется узнать у опытнъх разработчиков о возможных проблемах при использовании мастер клока от IIS в качестве входного сигнала клок генератора PLL DA605/DA607 (разновидность 6713, заточенная под домашнии кинотеатры).
Дело в том, что необходимо уменьшить цену DSP решения до 'бесплатно' :). Решено использовать урезанную версию 6713, а именно DA607. DA607 не содержит генератора в PLL контроллере, т.е просто кварцем не отделаешься. Первоначально думали использовать одночипный кварц+генератор (OSC-103 $1) , но тут люди из TI вдруг предложили 'бесплатный' IIS MCLK(AHCLKR/X), которъй варирует от 16 до 25 MHz в зависимости от частоты дискретизации аудио контента. DSP в данном случае - IIS slave, мастером в устройстве выступает микроконтроллер. На время переключения микроконтроллер делает MUTE.
Беспокоит следующее:
1) Как будет вести себя DSP при переключении входного клока для PLL в последовательности F1->nothing(200ms)->F2? (подозреваю что проблем не будет)
2) Необходимо ли софтверно делать DISABLE_PLL на время переключения частот и ждать стабилизации?
3) Что будет с PLL , если на ее входе вдруг окажется клок с частотой 100 МHz , а PLL умножитель настроен на X15?
Заранее благодарен за ответы,
Александр Никифоров

Составить ответ  |||  Конференция  |||  Архив

Ответы


Отправка ответа

Имя (обязательно): 
Пароль: 
E-mail: 

Тема (обязательно):
Сообщение:

Ссылка на URL: 
Название ссылки: 

URL изображения: 


Перейти к списку ответов  |||  Конференция  |||  Архив  |||  Главная страница  |||  Содержание  |||  Без кадра

E-mail: info@telesys.ru