[an error occurred while processing this directive]
|
=== Если Вы считаете, что разработка ASIC не требует высокой квалификации, то Вы крупно заблуждаетесь.
Ну давайте не будем спорить. Все-таки я работаю в фирме разрабатывающей самые натуральные DSP процессоры. Правда программистом :) Скинуть элемент из библиотеки на FPGA по моим наблюдением не сложно. Сложно поддерживать всю систему целиком. Найти баланс между железом и ПО. Например, делать DMA или ограничиться FIFO буфером. В основном, наши мужики сыпятся на интерфейсах. И кому как не мне это знать, когда именно я эти баги и отлавливаю. :)
=== Если Вы придете, и скажете, что разработка двухпроцессорной платы (SH-4 + 320LVC5502), плюс ASIC (BGA256), плюс вся периферия (USB, RS, SD ...) - это дело житейское, и проблемы для Вас не составляет, то это будут уже другие деньги.
Я скорее могу приидти и сказать, что повысить надежность связи в вашем случаее раз в 10 в принципе можно :) Я не железячник, а системщик. А если такое заявит хардист, то гоните его к чертовой матери. У хардвареинженера задача не определять структуру железа, маршруты потоков данных и т.д., а внимательно слушать системщиков и урезонивать особо зарвавшихся. Он должен наизусть знать все мыслимые даташиты и технологические нормы. И это... быть по-старше, с опытом :) Представлять как это изготавливается и где, потянет ли конструктор такую разводку, как ведут себя комплектующие на предельных режимах... Короче это очень специфическая работа. :)
Но если не будете жаться в финансах, может я Вам кого и посоветую. Спрошу у знакомых.
E-mail: info@telesys.ru