как лучше сделать следующее:
На вход моего устройства с высоковольтного устройства (коммутация в нагрузку до 100 кВ) через разделительный трансформатор и некое "защитное устройство", поступает сигнал ограниченный стабилитронами с напряжением пробоя - 47В.
Мониторинг входного сигнала осциллографом показывает, что в моменты высоковольтной перекоммутации в сигнале присутствуют выбросы, напряжением до 200В. Длительность выбросов единицы наносекунд.
Защитное устройство на входе схемы в виде токоограничивающих резисторов и разрядника с напряжением пробоя 75В предусмотрено.
Также, в момент включения высоковольтного напряжения, на входе устройства (кроме всяких выбросов) присутствует сигнал, длительностью 10 мкс и амплитудой ~47В (стабилитроны).
Теперь самое главное, то что мне нужно :) Мне нужно получить сигнал для 3,3В FPGA о том, что произошла коммутация (начался 10 мкс импульс с порогом срабатывания в 25В) в виде того-же 10 мкс импульса в цифровом виде (как вариант, но не так строго).
Понятное дело, что просится компаратор, входной делитель на резисторах. Но мне непонятны критерии их выбора. А именно следующее: нужно что-бы быстродействие было неплохое (хотя задержки в единицы мкс не мешают) и схема была устойчива к кратковременному воздействию напряжения до 200В.
Какой взять компаратор (ОУ?)
Как построить делитель, что-бы не палило от случая к случаю...
Порог срабатывания по входу - 25В.
Звиняйте за сумбур, просто я не аналоговик. Надеюсь пока :)
Может есть у кого-нибудь пример годами обкатанного решения ? Изделие планируется быть серийным.